- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
0.18μm CMOS毫米波带通滤波器的设计
录入:edatop.com 点击:
一种0.18μm CMOS毫米波带通滤波器的设计
内容简介:基于SMIC 0.18μm RF-CMOS工艺,设计了一种采用垂直地平面共面波导(VGPCPW)传输线的片上30 GHz带通滤波器.通过对传统CPW和VGP CPW两种不同结构传输线的理论研究,对比分析了两者的损耗、特征阻杭及隔离特性,建立了VGP CPW长度可扩展的传输线模型.使用特征阻杭为50Ω的低损耗VGP CPW传输线结构,结合VGP CPW长度可扩展模型与EM分析方法,设计了30 GHz带通滤波器.在片测试结果表明,该毫米波VGP CPW传输线滤波器模型仿真和电磁场仿真S参数曲线与测试结果比较吻合,可为毫米波集成电路滤波器设计提供借鉴.
作者:吴国峰, 孙玲玲, 文进才, 成东波,
关键词:毫米波, CMOS, VGP CPW传输线, 带通滤波器
上一篇:基于法布里-珀罗腔游标式级联可调谐滤波器的研究
下一篇:毫米波单侧鳍线带通滤波器