• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > EMC/EMI 设计 > 电磁兼容技术问答 > 差分对间距与反射阻抗

差分对间距与反射阻抗

录入:edatop.com    点击:
我想问的是差分对间距与元件反射阻抗的关系?
我是在一本书中看到了这样一句话“使差分对的两信号走线之间的距离S满足:S=3H,以便使元件的反射阻抗最小化”,不知该怎么解释?

“使差分对的两信号走线之间的距离S满足:S=3H,以便使元件的反射阻抗最小化”个人感觉不对了吧,平衡的信号线间距满足:S=3H,而差分对之间的间距要考虑差分线是以地平面为信号回流,换是差分对间为信号回流的2个方面的,这就要看差分线与谁的距离近了

书上就是这么写的,难道错了?

S=3H 时正好满足:2X单线阻抗(50)=差分阻抗(100),单现双线都能满足阻抗连续,自然反射就最小啦!
提醒:S=3H不满足时,单线阻抗和差分阻抗不是单纯的2倍关系!

没搞懂

3H是线间距吧?H是指线宽
反射阻抗通过控制线上阻抗来实现的吧?
阻抗控制得通过公式计算,然后设置线宽、间距、铜厚、介电常数等来实现的。
不理解楼主写的那句话的意思?

是3w的意思吗

H是到参考平面的距离吧

个人理解:对于差分线,一般我们的布线要求是等长等距。等长是因为有差模信号产生的对地的噪声,等间距是为了减小差分在参考平面的回流面积。
你说的S=3H,我在一些资料上也见过,那是说当线间距等于3H的时候,你线的阻抗达到多少,是为了保持阻抗的一致性,从而匹配阻抗。其实当你在设计的时候,你的差分的走线还是要依据阻抗的计算软件来计算的,线宽,线间距,叠层等等。我觉得太过拘于理论,有事没必要。中国的设计大部分都是相互抄袭,有多少人真正自己动手去计算一些电容,电阻的参数,就拿差分来说,一些匹配的电阻,一些电容大家都是用差不多的,可是是否考虑了你的负载,你的板级负载电容?

不错,说的很好,多谢分享!

EMC电磁兼容设计培训套装,视频教程,让您系统学习EMC知识...

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

上一篇:关于共模、差模问题
下一篇:PCB上地线与电源线之间噪音所产生的原因

EMC培训课程推荐详情>>

EMC电磁兼容视频培训教程EMC 电磁兼容设计专业培训视频套装,3门视频教程,让你系统学习电磁兼容知识和应用【More..

易迪拓培训课程列表详情>>

我们是来自于研发一线的资深工程师,专注并致力于射频、微波和天线设计工程师的培养

  网站地图