- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
一种E1与V.35信号转换的实现方法
DS2175引脚定义如下:
RSER为串行数据接收端,SSER为串行数据发送端。
RCLK为接收时钟输入信号,SYSCLK为系统时钟输入信号。
RCLKSEL为接收时钟选择信号(高电平时选择2MHz应用方式),SCLKSEL为系统时钟选择信号(高电平时选择2M应用方式)。
RMSYNC为接收复帧同步输入信号(该引脚出现的一个脉冲引起一次复帧同步),SFSYNC为系统帧同步输入信号(该引脚出现的一个脉冲引起一次帧同步)。
S/为串行并行背板选择信号(高电平时选择串行方式), 为缓冲区复位信号(低电平时引起缓冲区复位)。
XRT8000引脚定义如下:
FIN为参考时钟输入信号(应接一个8KHz的时钟信号)。
CLK1为编程时钟输出信号(V.35的时钟信号)。
DS2155的RCLK和TCHBLK通过一个与门,产生出分片的2MHz时钟信号。
通过对DS2155 相应寄存器的编程,TCHBLK在选定的时隙输出高电平,在其余时隙输出低电平,从而产生与门的输出,即在选定的时隙时间内,输出2MHz时钟这个分片时钟分别接到收发通道的DS2175的接收时钟和系统时钟。
XRT8000的参考时钟输入由DS2155的RSYNC提供。通过对XRT8000内部寄存器的编程,可以在CLK1输出N×64KHz的时钟信号,该信号提供V.35接口方的时钟信号。
DS2175的接收时钟和系统时钟分别接2MHz分片时钟和N×64KHz时钟。2MHz时钟是E1方的时钟,N×64KHz时钟是V.35方的时钟。以图2中的发送通道为例。DS2175的RSER与DS2155的RSER相连接,DS2175的SSER与V.35端的串行输出端相连,通过DS2175内部长度为两帧的弹性存储器实现收发串行数据的同步。
在TCLK的作用下,DS2155将V.35接口的串行数据加入到E1数据流的特定的时隙内,经过前端线路接口单元将信号转换为E1码型。或者反过来,在分片时钟RCLK的作用下,DS2175将DS2155接收的E1串行数据流中特定时隙的数据读入,转换为N×64K的V.35数据。DS2175发送时序如图3所示。
在具体设计V.35接口时,还需要加入支持V.35协议的收发器芯片来满足协议电气参数接口要求。这不是本文介绍的重点,就不再赘述了。
上一篇:传输网:从MSTP到PTN是大势所趋
下一篇:下一代网络技术的宠儿——ATCA