- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
DDR3存储器接口控制器IP核在视频数据处理中的应用
录入:edatop.com 点击:
例如,莱迪思IPexpress工具只需三个步骤,如图3所示,在ispLEVER设计软件中创建ECP3 DDR3存储器控制器IP核:
1)从莱迪思网站下载IPexpress工具并将IP核导入。
2)IP核参数可通过每个配置组对应的选项卡进行选择,配置组有:类型、设置、时序、引脚和设计工具。
3)基于Verilog或VHDL的IP核和测试基准一起生成,包括顶层、监视器、指令生成器、用于Aldec或ModelSim的配置和脚本文件。
图3:下载、配置和生成IP核设计流程
小结
在数据处理应用的设计中,如本文中视频处理的例子,当存储器具有足够的带宽时,可以充分利用FPGA的并行处理能力的优势。DDR3存储器具有灵活、易于使用的存储器控制器,如:莱迪思ECP3 DDR3存储器控制器IP核,加上正确使用突发模式访问、数据缓冲器分配和存储器交叉存取可以大大加快数据处理速度。此外,一个经验证的IP核与可靠的设计和验证环境也加速了这些应用的上市。
作者:莱迪思半导体公司 来源:EDN
上一篇:C6201/C6701
DSP处理器与FLASH存储器MBM29LV800BA接口技术
下一篇:USB
IP核的设计及FPGA验证