- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
基于ARM+FPGA的高速同步数据采集方案
录入:edatop.com 点击:
◆系统硬件设计
恒颐高速同步数据采集系统主要包括以下几个部分:ARM控制器、存储电路、FPGA逻辑控制电路、A/D转换电路、FIFO缓存、电源电路、接口电路等。
系统具备多通道数据采集接口,FPGA逻辑电路控制A/D采集和FIFO缓存模块,实现长时间不间断的数据采集与数据转换;同时系统具有丰富的外围控制接口和通信接口,可以实现数据的存储、显示,完成RS485/RS232或高速以太网络的数据传输。
系统硬件结构如图所示:
◆系统软件设计
嵌入式操作系统在系统中具有至关重要的作用,该方案依托高性能的Linux操作系统,实现对数据采集终端的控制,实现数据的实时传输和处理。
方案优势
恒颐基于ARM+FPGA的高速同步数据采集方案,解决了数据采集的同步性问题,与以往的数据采集方案相比,具有高精度、高速率、多参数同步测量、实时处理、网络传输不受区域限制等特点。
作者:北京恒颐创兴科技有限公司 来源:RFID世界网