- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
一种基于软件无线电的通用调制器的设计和实现
摘 要: 介绍一种基于软件无线电的通用调制器的设计方法,给出了总体设计方案,说明了系统功能在DSP与FPGA之间的划分及系统的工作流程,关键部分的硬件实现方法和软件设计,给出了测量结果。
关键词: 软件无线电 调制器 数字上变频器
上世纪90年代发展起来的软件无线电SDR(Software Radio/Software-Defined Radio)的基本思想是:构造一个具有开放性、标准化、模块化的通用硬件平台,将各种功能用软件完成。这是一种全新的思想,它一经提出就受到了广泛的重视。但是,到目前为止,各国对软件无线电的研究还非常有限。由于软件无线电实现的前提是高度数字化,而现阶段的器件水平还不能达到要求,同时软件无线电的设计还缺乏统一标准,因而只能利用软件无线电的思想,根据系统要求,对其结构适当调整,进行系统设计。
本文采用可编程器件和专用器件相结合的设计方法和分层的设计思想,给出了一种基于软件无线电的通用调制器的设计和实现方法,并给出了系统的测试结果。
1 总体设计方案
1.1 总体方案框图
通用调制器总体方案框图如图1所示。
系统使用的主要器件有四个:通用DSP、可编程逻辑器件(FPGA)、可编程数字上变频器和D/A变换器。其中的两个主要芯片:通用DSP和FPGA均为通用可编程器件。这样,在系统设计时,存在着通用器件的功能定义问题。为了使系统的功能在器件之间进行合理的分配,充分、有效地利用芯片资源,并使系统设计简单、清晰,在软件无线电体系结构的基础上采用了分层的设计方法,将系统的结构分为三层:接口层、配置层和处理层。
(1)接口层
接口层用来与外界通信,控制整个系统的工作模式。接口采用DSP的主机并口(HPI)。图1所示的外部控制器为PC机,即PC机的并口与DSP的HPI口相连并通信,将系统工作模式的控制参数传递给DSP。需要指出:任意带并口通信方式的器件或仪器均可代替PC机,控制系统的工作模式。
(2)配置层
配置层用来给处理层配置参数,由通用DSP完成。DSP根据其主机并口接收到的控制参数调用相应的程序,计算出配置层所需要的各个参数值,并产生相应的时序信号,将计算结果配置给可编程器件FPGA和数字上变频器。
(3)处理层
处理层由FPGA、数字上变频器和D/A转换器组成。当FPGA和数字上变频器的参数配置完后,处理层脱离配置层单独工作。由FPGA产生对应特定比特流、特定调制方式的I、Q信号,并产生特定的时序信号将I、Q信号写入数字上变频器完成调制过程,再由D/A转换器将数字信号变为模拟已调信号输出。
1.2 系统的工作过程
系统的工作过程和图2所示。
系统的初始状态是DSP等待主机接口(HPI)中断。当DSP接收到主机接口中断后,调用中断程序。这个中断程序将使DSP执行以下几步:
(1)首先将DSP的XF脚置高,这个信号变低可以使处理层退出工作状态,进入参数配置状态,同时放弃总线,并使DSP获得总线控制权;
(2)DSP从主机并口接收控制系统工作模式的有关参数;
(3)DSP计算处理层需要的各项参数;
(4)DSP将参数写入处理层相应的地址;
(5)DSP将XF脚置低,放弃总线控制权,并使处理层接管总线,进入工作状态。
(6)DSP重新进入等待主机接口中断状态。系统随时可以根据需要改变工作模式,重新配置参数。
2 硬件实现
系统的硬件结构比较简单,与总体方案框图的结构基本相同。主要器件有:TI公司的DSP芯片TMS320VC5402、ALTERA公司的FPGA芯片EPF10K30RC240、HARRIS公司的数字上变频器HSP50215和D/A转换器HI5741。
2.1 接口设计
本设计充分考虑了系统与外界接口的设计,使系统具有很好的开放性和灵活性。
TMS320VC5402的8-bit并行主机接口包含了许多控制信号线,使得它可以通过两个触发器与25针的并口直接相连。外部的设备或器件可以通过这个并口方便地控制系统的工作模式和状态。
在EPF10K30的内部逻辑设计中,有一个随机比特流产生模块,在这个模块中也设计了比特流信号的输入接口,使系统既可以对自身产生的比特流进行调制,也可以对外部输入的比特流进行调制。
另外,在EPF10K30和HSP50215的参考时钟输入引脚也设计了外部接口,通过这些接口可以用外部时钟信号方便地控制系统工作的参考时钟,适应用户的需求。
2.2 总线控制
总线控制包括两个方面:总线的电平转换和总线控制权交接。
由于HSP50215和EPF10K30均为+5V TTL器件,而TMS320VC5402的管脚为+3V TTL电平,因而需要进行电平转换。所使用的芯片为带三态输出的电平转换芯片SN74LS16244和SN74LS16245。前者为单向芯片,用于地址总线;后者为双向芯片,用于数据总线。
从图1可以看出,系统某些信号线存在着复用的问题。这些信号线包括:HSP50215的数据、地址总线和写控制信号线WR。它们同时与DSP和FPGA的相应信号线相连,因此必须要处理好总线冲突问题。图3为总线控制电路设计。
由图3可以看到,DSP的XF、HOLDA和HOLD信号作为握手信号与EPF10K30中的总线控制模块相连。其中XF是TMS320VC5402的外部标志信号,可以用指令"SSBX XF"或"RSBX XF"将其置高或置低。当DSP放弃总线时,将XF置低,此时FPGA将HOLD置低,使DSP进入HOLD状态,当HOLDA也变低后,FPGA占用总线。当DSP要回总线时,将XF置高,此时FPGA立即放弃总线,同时将HOLD脚置高,使DSP退出HOLD状态。另外,DSP的HOLD信号的非信号与总线电平转换芯片的使能信号相连。这样可以保证不存在总线冲突问题。HSP50215的写控制信号WR也做类似的处理。
分页
3 软件设计
系统的软件设计包括两大部分:FPGA的内部逻辑和控制设计以及系统的参数计算和配置。FPGA的内部设计主要完成从基带比特流信号产生一直到对应不同调制方式、不同信息比特、不同码速率的I、Q信号的产生,另外还包括总线控制逻辑和片选信号产生等。
系统的参数包括三个部分:传送到DSP的HPI口的系统工作模式控制参数、FPGA的内部参数、数字上变频器的参数。系统的参数结构可以用图4表示。
系统的工作模式控制参数主要有如下三个:调制方式、基带比特流速率和载波频率。这三个参数由外部控制器通过并口传递给DSP的HPI口。它们处在最顶层,是确定下层各个参数的基本依据。
FPGA内部参数也有三个:基带比特流速率与FPGA参考时钟频率的比值、基带比特流串并转换的位数和IQ信号在查找表中的起始地址。这三个参数分别由基带比特流速率和调制方式决定。
成形滤波器参数对于根升余弦或升余弦滤波器而言也有如下三个:滚将系数α、内插倍数IP和跨越的码元周期数目DS。这三个参数是中间参数,它们并不会直接配置到数字上变频器中,而是计算成形滤波器系数的参数。根据系统的工作模式控制参数,可以确定最佳的成形滤波器参数。
数字上变频器参数,即HSP50215的内部参数,数目比较多,包括:重采样频率高、低位控制字;载波频率高、低位控制字;调制方式控制字;增益控制字;FIFO深度控制字;成形滤波多项式控制字(包括DS和IP);复位控制字;同步启动控制字以及I、Q两路各256个成形滤波器系数。总共需要配置的参数为522个。这些参数分别根据系统的工作模式参数和成形滤波器参数确定。
正确计算出上述各个参数,并正确地配置到芯片EPF10K30和HSP50215内部,就可以得到正确的已调信号。
4 测量结果
本次实验用实时频谱分析仪TEK3086对系统所产生的各种已调信号进行了观测,图5给出部分观测结果,包括BPSK、QPSK、8PSK和GMSK。
图5中各种已调信号的基带I、Q信号的符号速率均为5ksps,载波频率均为1MHz。每个图中又包含四个小图。左上角为中频信号的频谱图;右上角为星座图;左下角为I路信号的眼图;右下角为Q路信号的眼图。眼图的张开度以及星座图中各个矢量点的离散程度(矢量幅度误差的大小),表明了系统码间干扰和噪声的大小,也是衡量调制器性能的两个重要参数。图5(a)、(b)、(c)采用根升余弦成形滤波器,内插倍数IP=16,跨越的码元周期数目DS=4,滚降系数分别为:0.5、0.7和0.7。图5(d)采用高斯成形滤波器,IP=16,DS=5,BT=0.3。比较这四个图可知:BPSK和GMSK已调信号的眼图张开度最大,矢量幅度误差最小,信号性能最好,QPSK信号次之,8PSK信号眼图张开度最小,矢量幅度误差最大,与理论分析一致。从测量的结果来看,系统具有较好的性能,有一定的实用价值。
实验证明这种基于软件无线电的多功能调制器的总体方案以及内部的软、硬件设计是正确和可行的,系统具有良好的开放性、通用性和可扩展性,得到的已调信号性能良好。
根据系统的工作模式要求,计算出最优的处理层参数,就会得到性能最佳的已调信号。此外,如果在D/A后面再加一级放大电路,增大信号的发射功率,输出的已调信号会有更好的性能。
参考文献
1 杨小牛,楼才义. 软件无线电原理与应用. 北京:电子工业出版社,2001
2 曹志刚,钱亚生. 现代通信原理.北京:清华大学出版社,1992
3 宋万杰,罗丰,吴顺君. CPLD技术及其应用. 西安:西安电子科技大学出版社,2000
4 HSP50215 DATA SHEET.Harris Semiconductor. June,1997
作者:单亚娴 王华 匡镜明 来源:电子技术应用
上一篇:华为改造苏州CDMA网络方案
下一篇:加长无线网络信号传输距离方案