- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
使用AD8376 VGA驱动高IF交流耦合应用中的宽带宽ADC
一般而言,若用一个恰当阶数的抗混叠滤波器时,SNR性能会提高数个dB。本例采用一个低损耗1:3(阻抗比)输入变压器,使AD8376的150 Ω平衡输入与50 Ω不平衡源阻抗相匹配,从而将输入的插入损耗降至最低。
图4所示窄带电路针对驱动ADI公司一些颇受欢迎的无缓冲输入ADC进行了优化,如AD9246、AD9640 和 AD6655。
在图1所示电路中,两个37.4 Ω电阻均要求精度为1%(1/10瓦)。其它电阻的精度可以为10%(1/10瓦)。电容应为10%陶瓷芯片。在图2所示电路中,两个165 Ω电阻均要求精度为1%(1/10瓦)。其它电阻、电容和电感的精度可以为10%。
为了使本文所讨论的电路达到理想的性能,必须采用出色的布线、接地和去耦技术。至少应采用四层PCB:一层为接地层,一层为电源层,另两层为信号层。
所有IC电源引脚都必须采用0.01 μF至0.1 μF低电感多层陶瓷电容(MLCC),对接地层去耦(为简明起见,图中未显示)。还应遵守"了解更多信息"部分中IC数据手册的相关建议。
有关布线方式和关键元件位置建议,应查询产品*估板。可以在器件的产品主页上找到*估板(请查看"了解更多信息"部分)。
为了防止损坏AD8376的内部ESD保护二极管,数字输入"A"和"B"以及ENBA、ENBB不应高于AD8376正电源电压0.6 V以上,或高于地电压0.6 V以下。如果驱动AD8376的逻辑电源从AD8376的供电电源获得,则不会发生上述情况。AD8376采用双极性工艺制造,不易闩锁。
即使AD8376和AD9445(或其它ADC)采用不同电源供电,因为ADC的输入信号为交流耦合信号,所以时序控制也不是问题。
关于AVDD和DVDD电源的正确时序(如果使用独立的电源),应参考相应的ADC数据手册。
表1:针对不同IF采样频率的接口滤波器建议值
上一篇:基于DPA和IBA的功率系统级封装隔离DC-DC转换器
下一篇:基于Xtensa可配置处理器技术的视频加速引擎技术开发