• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 微波/射频 > RF技术文章 > 如何调试锁相环频率合成器 (图)

如何调试锁相环频率合成器 (图)

录入:edatop.com    点击:

引言
---无线电系统会因为各种各样的原因而采用基于锁相环(pll)技术的频率合成器。pll的好处包括:
(1)易于集成到ic中。
(2)无线信道间隔中的灵活性。
(3)可获得高性能。
(4)频率合成器外形尺寸较小。
---本文向读者介绍pll应用中颇具价值的注意事项和使用技巧。

pll概述
---简单的pll由频率基准、相位检波器、电荷泵、环路滤波器和压控振荡器(vco)组成。基于pll技术的频率合成器将增加两个分频器:一个用于降低基准频率,另一个则用于对vco进行分频。而且,将相位检波器和电荷泵组合在一个功能块中也很容易,以便进行分析(见图1)。简单的pll上所增设的这些数字分频器电路实现了工作频率的轻松调节。处理器将简单地把一个新的分频值“写入”到位于pll中的寄存器中,更新vco的工作频率,并由此改变无线设备的工作信道。
 pll工作原理
---pll是作为闭环控制系统工作,用于比较基准信号与vco的相位。增设基准和反馈分频器的频率合成器负责比较两个由分频器的设定值调节相位。该相位比较在相位检波器中完成,在大多数系统中,这种相位检波器是一个相位和频率检波器。该相位-频率检波器生成一个误差电压,此误差电压在

如何成为一名优秀的射频工程师,敬请关注: 射频工程师养成培训

上一篇:无线收发模块 在智能家庭网络中的应用(图)
下一篇:COFDM 系统中信道状态信息的提取及其在软判决中的应用(图)

射频和天线工程师培训课程详情>>

  网站地图