首页 > 微波/射频 > 射频学习交流 > LC低通滤波器带外抑制问题

LC低通滤波器带外抑制问题

录入:edatop.com    阅读:

我用普通的贴片电感电容做了一个LC低通滤波器,在2.5G以后抑制不下去,是电感的原因吗?如果用TDK的或者村田的,带外抑制(衰减)效果会不会好点?

 

我前段时间刚做完一个截止频率500Mhz的LC低通滤波器没有遇到这种情况 是不是受电容器的谐振频率影响 方便把你的实际电路图贴上来吗?

 

电感的自谐振频率与带外抑制有什么联系吗?要是我想做好5.8G时的带外抑制,电感自谐振频率是不是要大于5.8G“?

 

好像你的带内插入损耗太大了点吧
你具体的设计指标是多少?

 

带内插损要求不严格,带宽100MHz,插损小于3.0就可以了。主要是带外抑制的,希望315MHz-6G抑制在60DB以上。

 


电路结构大概是这样子的

 

高手快快出现啊

 

你换成3个电感 4个电容试试

 

这主要是因为贴片电容和贴片电感在高频段模型发生变化,寄生参数作用变大,导致阻带恶化,当然如果你用的是普通板材和布板不好也会有可能,对于你所用通带频段来看,你所用的电容和电感值都不会太小,很难通过更换更好的材料实现,建议可以通过级联拐点较高的低通实现

 

电感的自谐振频率与带外抑制有什么联系吗?要是我想做好5.8G时的带外抑制,电感自谐振频率是不是要大于5.8G“?

 

“级联拐点较高的低通实现”是什么意思?能给个例子看看吗?

 

有可能是所用电容的问题或是焊接问题吧

 

电感的自谐振频率与带外抑制有什么联系吗?要是我想做好5.8G时的带外抑制,电感自谐振频率是不是要大于5.8G“?

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:如何在HFSS中求槽线的特性阻抗,不用场计算器
下一篇:HFSS和CST的使用

射频和天线工程师培训课程详情>>

  网站地图