• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 微波/射频 > RF技术文章 > 可减少总功耗和元件数目的DOCIS 3.0兼容型RF DAC

可减少总功耗和元件数目的DOCIS 3.0兼容型RF DAC

录入:edatop.com    点击:

ADI公司最近发布了两款RF(射频)DAC AD9129和AD9119,可通过单个DAC端口合成整个下游(发射)电缆频谱。单通道14位AD9129和11位AD9119 RF DAC支持高达2.8 GSPS的数据速率,允许有线电视运营商减少CATV (CMTS)基础设施设备的总系统功耗和元器件数目,从而简化系统设计并降低总物料成本。全新的RF DAC支持多达158个CATV载波,并集成可选的2x插值滤波器,以两倍的速率高效提升DAC的更新率,减少输出滤波的复杂性。AD9129的Mix-Mode™超奈奎斯特频率操作可在第2和第3奈奎斯特区重构频谱纯净的RF载波,消除混频阶段,同时依然保持高达4.2 GHz的出色动态范围。

ADI公司高速DAC部门的营销经理Carlton Lane表示:“AD9129 RF DAC利用ADI的四开关专利架构,合成完整的直流至1.4 GHz基带输出频谱,这将大幅简化并改进下游DOCSIS 3.0兼容型发射器设计。这款DAC全新的性能水平和功能可让电缆基础设施设备制造商部署尺寸更小、仅三分之一功耗的完整下游信号链,并且使用的信号链元器件数目更少。这些都是当今CMTS服务环境下重要的设计考虑因素。”

AD9129 RF DAC具有业界领先的直接RF频率合成性能,整个输出频谱的输出损耗最小。该器件还支持双沿时钟操作,配置为混合模式或2x插值模式时,能有效提升转换器更新速率至5.6 GSPS。它的高动态范围和宽带宽特性可产生高达4.2 GHz的多载波。该器件在全速2.8 GSPS DAC更新速率下的功耗仅为1.1 W。

AD9129集成双端口、源同步LVDS(低压差分信号)接口,简化了与主机FPGA或ASIC的数据接口。片内DLL(延迟锁定环)优化不同时钟域之间的时序,同时SPI(串行外设接口)用于配置AD9129并监控回读寄存器的状态。

AD9129/19单通道DAC的特性和优势

1、DAC更新速率高达5.6 GSPS

2、直接RF频率合成(2.8 GSPS数据速率) o 直流至1.4 GHz(基带模式) o 直流至1.0 GHz(2X插值模式) o 1.4至4.2 GHz(混合模式)

3、1至158个DOCSIS 3.0载波:8 QAM载波ACLR = > 69 dBc

4、可旁通的2x插值滤波器

5、单/多载波IF或RF频率合成

6、低功耗:1.1 W(2.8 GSPS);1.3 W(5.6 GSPS)

报价、供货与配套产品


如何成为一名优秀的射频工程师,敬请关注: 射频工程师养成培训

上一篇:高达4.2 GHz出色动态的RF DAC
下一篇:比传统元件尺寸小数千倍的光漩涡器件芯片问世

射频和天线工程师培训课程详情>>

  网站地图