首页 > 微波/射频 > RFIC设计学习交流 > 高速LVDS的负载电容

高速LVDS的负载电容

录入:edatop.com    阅读:
最近在设计800MHz LVDS link, LVDS driver的负载电容一直按20pF估计的。看到一个TI的产品(CDCLVD1208),它的上升/下降时间在300ps以内的条件是5pF的负载电容。
所以假设我的在PCB板上的走线在4cm以内,LVDS driver的输入信号直接接FPGA,多大的负载电容是比较正确的估值呢?谢谢大家!

300ps的上升时间,带宽大概1G多点,在PCB(Er=4.2)上,1G波长大概150mm,15mm以上的长度应该看做传输线模型.
个人觉得5p合适的,20p太over design

实际5-10pF 已经很大了
20pF
确实过了点

嗯,这个值是比较大

想知道从理论上怎么解决

搂住好人

继续啊。

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:有见过用BJT的结电容做补偿用的么?
下一篇:请问如何将.spi文件转换为晶体管级的原理图?

射频和天线工程师培训课程详情>>

  网站地图