首页 > 微波/射频 > RFIC设计学习交流 > 低功耗DCDC设计

低功耗DCDC设计

录入:edatop.com    阅读:
大家好!想和大家讨论一下看到一些公司做的DCDC整个静态电流在十几微安,有的甚至只有纳安级别(TI),我想知道像这种只有十来微安级别的DCDC即使把一些能够关掉的模块都关掉,感觉也是比较困难,请问一下这种情况下是将所有开着的模块设计在亚阈值区还是采用了一些新的电路结构或是技术。希望得到大家的指教啊,谢谢!


自己先顶一下啊

顶上去,不要下沉啊



   支持。



  大家来讨论讨论啊

亚阈值区吧



  大家来讨论讨论啊

那些EA在很低轻载时完全可以工作在亚阈值的。 一些LDO也是这样子,轻载时自身功耗小于1uA, 重载时再比较大的bias电流。



   你好!谢谢你的回复,你是说EA在重载和轻载的时候用的电流BIAS不一样,还是EA本身就是设计在亚阈值区?

BIAS 自适应


谢谢回复啊,能够稍微的说清楚一点吗,或是有什么资料可以共享一下吗?谢谢啦

据说COT结构简单,能省掉许多模拟部分电路,也许能可以。
有机会做一个


你好,请问一下我是通过什么方式来检测输出负载是否为轻载和重载啊?谢谢

Switch-cap DC-DC 主要都是数字,比较器可以用latch。Switch-ind DC-DC 可以用discontinuous mode,模拟模块也可以只在很小duty cycle下才工作,平均电流很小。

thanks

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:关于CMOS开关电路的漏电流仿真问题
下一篇:pmos电流镜问题

射频和天线工程师培训课程详情>>

  网站地图