Ramp 设计

录入:edatop.com    阅读:
各位大哥大姐,小弟遇到一设计难题,

关于ramp设计,设计目标是Trise大于等于6us,输出电压范围为0.6-4V,设计了几个电路但是都无法同时实现这两个指标,
各位大哥大姐,帮忙指点下,或者给我点可行的办法或资料,补充说明:VDD=5V

不胜感激:跪求解决方法。

你是用什么电路做的? 积分器不可以吗?



    电容充放电不就可以了吗



谁都懂,但是很难做到  宽输出,斜坡上升时间长。不信可以试一试,嘿嘿



  积分电路还没有试过,我觉得可行性较大。谢谢!

如何提高ramp输出的噪声抑制比,降低噪声呢

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:PLL相位噪声怎么样的算是好的
下一篇:请问大家Bandgap的电源抑制比PSRR怎么测?

射频和天线工程师培训课程详情>>

  网站地图