首页 > 微波/射频 > RFIC设计学习交流 > 比较器设计的问题

比较器设计的问题

录入:edatop.com    阅读:
我的比较器输入对管的尺寸设计的较大(减小offset),但发现当一个输入端电压有较大变化时,会对另外一个输入端造成影响,请问这种情况怎么解决?谢谢

1.是单独仿真比较器吗?如果是,不是一端固定,扫描另一端吗?
2.让我想起了dc-dc里ramp和comp(EA输出)比较,一端跳动会通过对管的source耦合到另一端。

这种情况属于高通,通常的处理方法是电容分压,降低放大倍数;
在另一个输入端挂上电容;



   不是单独仿的



   我想的也是在再另一端加电容

比较器好办,在输入端加源跟随器

回踢干扰,通过电容耦合过去
不过还得具体分析,具体结构不同不一样

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:采用内部正负反馈技术的放大器
下一篇:DC综合set_input_delay时钟下降沿设置

射频和天线工程师培训课程详情>>

  网站地图