首页 > 微波/射频 > RFIC设计学习交流 > 一个10bit的sar adc, 电容mismatch最大为多少?

一个10bit的sar adc, 电容mismatch最大为多少?

录入:edatop.com    阅读:
一个10bit的sar adc, 电容mismatch最大为多少?

首先,你得看你的mismatch是由什么引起的,random mismatch,gradient or parasitical capacitor?
像randon mismatch,设计考量时可以按书上的matching要求来计算
像gradient取决于你的layout floor-plan能避免掉多少。
还有就是parasitical capacitor这种也取决于你的layout,有些是没有办法消除的。
所以在一开始计算mismatch的时候要给出足够的margin来cover最后两种固有的mismatch。
至于具体的计算方法,不同的架构R-C,C-R,all-C,还不样....

dddddddddddddddd

Thanks ~

    10bit, tsmc0.13um, unitC=250fF is OK.

250fF*2^10=250pF!

    可以用splitC降低电容的总数至250f*2^5*2=16pF,再加一个(32/31)*250f的splitC。
不知还有什么其他的好办法?

luoguo



    这不是变向的减小你低位UnitC的大小吗?

采用电阻加电容方法很容易实现



    (32/31)*250的电容怎么去matching

强烈抵制国货!

ggggggggggg

0000000000000000000000000

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:请教:关于锁相环测试的问题
下一篇:LTSPICE

射频和天线工程师培训课程详情>>

  网站地图