全差分SD ADC芯片测试,偶次谐波
录入:edatop.com 阅读:
在DC输入共模电平时,对输出信号做psd分析,满足设计预期。在差分信号输入1mv时(最小差分输入),噪底变高20db左右。
在差分信号输入100mv时,能观察到出现偶次谐波。
对系统进行共模输入时,在100mv以内都能够满足要求。
请问可能会是什么原因?
在差分信号输入100mv时,能观察到出现偶次谐波。
对系统进行共模输入时,在100mv以内都能够满足要求。
请问可能会是什么原因?
后防做了么?
做过了,mc和corner都跑了
估计系统中没有加入Dither
这个现象很正常。
输入幅度小的时候信噪比差是因为,噪声功率本来是一定的,信号功率变低,所以信噪比变差
输入幅度大的时候谐波大,是因为电路在大摆幅的时候线性度变差。
我所了解的AD都是这样的。
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:求指点,在该有源复数带通滤波器下,如何仿真闭环运放的稳定性?
下一篇:noise aware PLL flow dual-path PFD+CP?