Sigma-Delta ADC中采用多位量化器可以减小调制器中积分器的输出摆幅
录入:edatop.com 阅读:
我在一篇论文中看到:1.”Sigma-Delta ADC中采用多位量化器可以减小调制器中积分器的输出摆幅,增强调制器的稳定性“
2.采用多位量化器时,调制器不容易发生过载。
我刚开始学习Sigma-Delta ADC,不太理解这两句话,麻烦高手解释下原因,谢谢!
2.采用多位量化器时,调制器不容易发生过载。
我刚开始学习Sigma-Delta ADC,不太理解这两句话,麻烦高手解释下原因,谢谢!
单比特量化误差更大,积分器摆幅大,肯定更容易使积分器饱和
你好,我不太理解单比特积分器的输出摆幅大的原因,你能解释下吗。
顶起!
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:Sigma-Delta ADC的输入信号是直流信号时,量化器输出的数据流呈现周期性和循环特性
下一篇:关于NMOS和PMOS的输出阻抗比较