首页 > 微波/射频 > RFIC设计学习交流 > 模拟版图设计中差分对的DUMMY

模拟版图设计中差分对的DUMMY

录入:edatop.com    阅读:
dummy是不是有两种,一种是和差分对的mos一样,然后放在差分对的两侧,一种是用poly围一圈,什么时候用第一种,什么时候用第二种



    还可以用poly围一圈做dummy啊,我没有见过。
通常我看到交叉耦合的那种,共质心的版图是不需要dummy的,只有摆成一排的那种会在两边加dummy,使各个管子的周边环境相同。
我其实也不懂,等待高手解答。

很少看到使用poly围成一圈的这种,常见的是使用MOS做dummy

Dummy 主要是做matching的时候要放,保证边缘的器件看到的周围环境和layout中心部分的器件看到的环境一样。所以理论上你有一块layout是需要里面的device matching的话周围都最好要方一圈。

不过理论上如果你摆成common centroid,是不用放dummy的,但是common centroid对一些工艺参数变化的cancellation只对一阶的gradient是完全抵消的,所以比较保险的方法是不管是不是common centroid,都在外面放一些dummy

有的时候比如你有一堆pmos放在一个大的nwell里面,为了防止well-proximity effect, 会把实际工作的device和well的边缘隔开很多,然后空开的地方放一圈dummy

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:请大家推荐一下关于射频方面的RF power amplifiers.的一些好的书(自己看过的)
下一篇:求助:音频芯片的THD及THD+N参数怎么测试?

射频和天线工程师培训课程详情>>

  网站地图