32768晶振湿度实验挂掉
设计的一个32768晶振,高低温测试都没问题,就是高湿度下晶振会挺振,客户不接受这个结果。问了狐朋狗友,做晶振都没有考虑湿度的,也没做过先相关实验。
群里藏龙卧虎,哪位大哥大姐,知道上湿度是怎样影响晶振而停振的,小弟先拜谢了。
而且我做实验,晶振输出泡在水里都没事,晶振输入碰水就挂。
太正常了,介质的介电常数变了,电容电感值(尤其是电容值)都变了
兄弟有没有高招,避免掉这个问题
用防水胶包起来试试
试过防潮有,没问题,只是客户不接收。非得要从外围或者内部电路上去解决
记得几年前论坛里讨论过这个问题。
主要还是潮湿环境影响了引脚间的寄生电容,考虑下从封装的角度解决吧。
除了包浇水,涂防潮油。请教还有别的方法吗?我看看客户能不能接受
确定不是引脚间的寄生电阻造成的?
封装pin脚分开
如楼上所说,把对电容敏感的引脚放的远一点。潮湿环境会似的引脚间电容增大。能让你的振荡器停振说明在不潮湿的环境中你的引脚电容影响也已经接近临界,所以要尽量减小这个电容。
奥,我可以做实验试下。不过客户用的别人的芯片,湿度没问题,它管脚32K晶振的两个管脚是放一起的。
帅哥,之前有木有做过相关晶振的湿度实验?
帅哥,之前有木有做过相关晶振的湿度实验 验证过?
那有可能是你的晶振对寄生电容太敏感了。或者人家芯片的引脚用了其他镀层材料。
帅哥太对了,确实竞争对手的芯片是特殊封装
湿度 会增大 crystal 的 loading cap, 串联等效电阻, 尤其是会减小XI/XO PCB 上对地电阻,Leakage比较大,晶振就不容易启动起来。 是不是设计的时候 gm 或者 Loop Gain margin 不够大?
串联等效电阻的实验我做过了,应该主要不是这个问题
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:spectre仿真中,瞬态噪声仿真和noise仿真如何对应?
下一篇:Cadence OrCAD无法进行Pspice电路仿真
闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊婚幑鍕瑹椤栨碍娅婇梻渚€娼ч敍蹇涘焵椤掑嫬钃熼柕鍫濐槹閸嬨劍銇勯弽銊︾殤濠⒀勬礋閺岋綁骞樼憴鍕€婇梺鐟板槻椤戝銆佸鈧幃銏ゅ川婵犲嫭娈紓鍌氬€风粈渚€顢栭幋锕€绠柨鐕傛嫹 | More...
闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊婚幑鍕瑹椤栨碍娅婇梻渚€娼ч敍蹇涘焵椤掑嫬钃熼柕鍫濐槹閸嬨劍銇勯弽銉モ偓鏍偓姘炬嫹婵犵數鍋為崹鍫曞箹閳哄懎鍌ㄩ柣鎰靛墻濞堜粙鏌ㄩ悤鍌涘闂傚倷鑳剁涵鍫曞疾濠靛鈧焦绻濋崶鑸垫櫓闂佸憡娲﹂崜娑㈡⒔閸曨兛绻嗛柕鍫濇噹椤忓瓨淇婇顒佸
闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊垮畷濂稿即閻愭妲洪柣鐔哥矌婢ф鏁幒鏃€鏆滈柟鎯板Г閻撶喐銇勯顐㈠箻缂佷胶鍏橀弻锝夘敇閻愭祴鎸冮梺鐟板槻椤戝鐛幋锕€绠涢梻鍫熺⊕閸婂酣姊绘担铏广€婇柡鍛箞閵嗕焦绻濋崶鑸垫櫓闂佸憡娲﹂崢鐣屸偓姘哺閺屾盯骞樺璇蹭壕闂佸搫鐭夐幏锟�
闂傚倷绀佺紞濠傖缚瑜旈、鏍幢濡炵粯鏁犻梺閫炲苯澧い顓炴健瀹曠懓鈽夊▎鎰絿闂備焦鎮堕崐鏇灻归悜钘夌閻庯綆鍠栫粻鏌ユ煙娴煎瓨娑ч柟顔荤窔濮婅櫣鍖栭弴鐔哥彇濡炪們鍨归敃顏堛€佸▎鎾崇妞ゆ挾鍠庨悵浼存⒑閸涘﹥瀵欓柍褜鍓熷濠氭晸閿燂拷
婵犵數濮伴崹褰掓倶閸儱鐤炬繝闈涱儏閸氬綊骞栨潏鍓хɑ濠殿垰銈搁弻鐔烘喆閸曨偄袝闂佸憡鍩冮崑鎾绘煟鎼淬値娼愰柟顔肩埣瀹曟洟骞庨挊澶屽幒闂佸吋绁撮弲婊堝汲濠婂牊鐓曟い鎰剁悼缁犳﹢鏌涘顓犳噰闁诡喛顫夌粭鐔煎炊瑜嶇粻鐟邦渻閵堝啫濡界紒顔奸叄楠炲螖閸涱喗娅㈤梺璺ㄥ櫐閹凤拷