首页 > 微波/射频 > RFIC设计学习交流 > 环振时钟抖动,时钟偏差的仿真方法

环振时钟抖动,时钟偏差的仿真方法

录入:edatop.com    阅读:
搭了一个简单的三级环振,要求频率1.92M,请问怎么用spectre仿真它的偏差和抖动啊?谢谢~

抖动 (jitter), 可以用PSS 或者HB, 然后得到PN曲线, 做integration 得到。
偏差 是 clock skew 还是 clock variation (over PVT), if it's skew, 如果VCO是在PLL里, 最后只提供一个phase 的clock然后distribute, 没有什么skew的问题。


谢谢~是用在UHF RFID里作为时钟,所以频率偏差要小,时钟稳定性要好。

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:分段型8位DAC流片后测试低位波动很大,请教下原因?
下一篇:PLL 里面用的LPF滤波器的杂散和环路带宽

射频和天线工程师培训课程详情>>

  网站地图