DAC的SFDR如何提高?
录入:edatop.com 阅读:
小的现在做了一个10bit电流舵型dac。测出输入是4M信号,采样频率为100M的时候,SFDR差不多只有49DB,请问高手要如何提高DAC的SFDR?
当不了沙泼还是要支持的!感谢感谢~
提高输出阻抗是很好的办法
另外 使得开关管工作在接近于饱和区对于提高SFDR非常明显
还可以减小cascode管的尺寸 即电容
谢谢楼上兄弟的回答,看来要设置一下开关管的栅极电压了。
还有一个问题就是当我减小电流源的尺寸的时候会出现另外一个问题,那就是整体dac的电源抑制变差了,请问有什么办法可以提高dac的电源抑制呢?
帮忙解答一下 。 谢谢了
dac的电源抑制比指什么?
电源抖动对dac的影响。
13
:lol :lol
提高输出阻抗……
ddddddddddd
提高电流源的输出阻抗,因为PSRR就简化为两个阻抗之比。所以提高Rout将很有帮助
小编,小弟最近刚开始学习current stering da,能否给我发个design report或者给个电路看看,不胜感激啊smelly2006@sina.com
当不了沙泼还是要支持的!感谢感谢~
学习了,谢谢!
很好的话题,学习了,谢谢!
采样和输入信号频率够低的了,提高输出阻抗,减小电流源drain端寄生就绰绰有余。至于三楼说的switch工作在饱和区和提高输出阻抗是一个意思
一般 输出信号的fft如何计算呢? fft采样频率远大于dac转换速度 or 等于dac转换速度?
学习了,谢谢!
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:ADE 仿真错误
下一篇:电流舵SFDR随频率上升而上升的问题