首页 > 微波/射频 > RFIC设计学习交流 > 如何提高delta sigma adc的信噪比?

如何提高delta sigma adc的信噪比?

录入:edatop.com    阅读:

DSM用的是二阶前馈结构,理论上是按照16位设计的,但实际测出来有效位数只有12位左右。
小弟是新手,请问各位在保持系统架构不变的情况下,如何调整模拟部分才能提高snr?或者在版图上有什么应该注意的?多谢!


Explore all these:
1. Reduce first integrator opamp input referred noise (thermal and 1/f)
2. Use bigger input and reference sampling caps (kT/C)
3. Check settling behavior of first integrator (16-bit or more with accurate transient settings)
4. Check switch on-resistance variations with input signal levels
5. Try different off-chip filtering options for input and reference voltages



    谢谢您的指点!我自己只想到了第2条和第4条

6. Check the output spectra to see if even order harmonics high or noise floor odd. This would provide useful info also...



    多谢!

如果紧紧是SNR提升,试试提高过采样率,这样KT/C noise应该有降低。
参照esbwong的方法,不过建议先计算各个部分噪声对整体的贡献,这样容易找到瓶颈去提高。

如何提高delta sigma adc的信噪比

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:关于delta sigma 调制器的SQNR
下一篇:sigma-deltaadc中电容的比例问题!太感谢了

射频和天线工程师培训课程详情>>

  网站地图