首页 > 微波/射频 > RFIC设计学习交流 > 高速低电源电压运放的设计

高速低电源电压运放的设计

录入:edatop.com    阅读:
想用1.2V的CMOS工艺做个UGB大于1GHz,功耗1mA左右,负载1pF的运放,各位大侠对运放的结构有什么建议?

增益多少?

有一些论文可以看看那


增益不用要求太高吧 80dB就可以了 有木有现成的论文 给两篇 下不了啊

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:关于LDO仿真结果
下一篇:求助:LDO的负载调整率应该怎样测试?

射频和天线工程师培训课程详情>>

  网站地图