电流舵da中,关于输出阻抗建模的问题,急需帮助
录入:edatop.com 阅读:
各位达人,最近做电流舵DA的模型,遇到一个问题,其实一直都很困惑,可能是因为基础底子不扎实。
我们做的DA电流源单元是3层共源共栅PMOS电流源和正反一对互补开关相连(开关是两层PMOS,上层栅接控制信号,下层栅接GND提高阻抗)。最后所有单元并联接一对负载电阻。差分输出。
大概这个结构,然后现在需要考虑电流源、开关的阻抗是有限的(电阻和电容)。看了一些相关老外的文章,一个老外的模型利用大信号特性,把电流源的阻抗等效为与理想电流源并联,上接VDD,下接开关。这样得到的实际电流输出比理想要大。另一个老外的模型貌似是小信号特性,所以认为电流源的阻抗等效接地,这样得到的实际电流输出比理想要小。
不知道应该才考哪一种才好,而且这两种等效中的阻抗分别是怎么来的?都是等效交流小信号电阻吗?
求大神啊
求大家给我一点指点啊,最近因为这个头疼
晕,小编,我最近也在想如何建模?能不能把你资料分享下
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:为什么模拟IC的书还没看到过用瞬时极性法分析反馈。
下一篇:各位牛人们,求助啊!数字是VHDL代码,怎么做数模混仿?