首页 > 微波/射频 > RFIC设计学习交流 > ADC的精度与运放的增益

ADC的精度与运放的增益

录入:edatop.com    阅读:
从paper中看到10bit的ADC要求运放增益为76dB,12bit的运放增益理论下限为88dB求教各位大侠位数N与运放增益之间的关系?

看你做啥样的ADC

16bit的还要求60dB呢
看baker的书里有专门讲的,Nyquist adc

对于流水线ADC而言,所有子级电路的增益误差对流水线ADC的总误差影响小于LSB/2即可算出第一级的最低增益要求,这里面不能粘贴公式,所以只能这样回答了。

1/(AOS1*fc1)+1/(AOS2*fc2)+....+1/(AOSn*fcn)<=LSB/2,其中AOS为每一级的增益误差,fc为反馈因子。

增益决定他的静态误差

google !

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:SAR ADC中开关问题
下一篇:一种比较器输入端与信号输入端直接相连的SAR ADC,大家见过吗?

射频和天线工程师培训课程详情>>

  网站地图