首页 > 微波/射频 > RFIC设计学习交流 > 前仿时,如何设置vdc的加载法?

前仿时,如何设置vdc的加载法?

录入:edatop.com    阅读:
1,前仿:vdc一开始就设为5v(无震荡);
2,前仿:vdc从0快速升到5v(有震荡);
3,芯片实测:5v直流源一接到芯片(有震荡);
结果发现:2和3的结果类似。
问题:
做仿真的时候,为了和实际情况一致,是否前仿时候也得用2的方法进行设置?

1,前仿:vdc一开始就设为5v(结果无震荡);
2,前仿:vdc从0快速升到5v(结果有震荡);
3,芯片实测:5v直流源一接到芯片(结果有震荡);

应该是1吧,因为直流源先设好5v,然后搭到芯片的vdc上

在说环形振荡器吗?仿真的时候需要加扰动才能起振的。



    vdc加个理想开关啊,不就是真实情况

analoglib里哪个是理想开关?
测试芯片时候:先设置好直流电源,然后搭上芯片vdc管脚,这是vdc从0到5v的阶跃?
那么,前仿的时候是否也得让所加的vdc有一个阶跃?
还是就设置vdc=5v,然后直接点“simulate”进行仿真?



    vdc=5是直流仿真的时候用的参数。在做瞬态仿真的时候是不看的。所以你加了阶跃信号之后才能起振啊。当然有的情况是在直流和瞬态同时仿真的情况下,稳态仿真的直流工作点被瞬态仿真重复使用了,那么也有可能直接起振,不过不担保一定能这样的。

我加了阶跃了

按照最接近实际的情况来模拟就是最好的了

恩,最实际的就是加快速上升到5v的vpwl。

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:tran.tran如何在cadence的ADE环境中打开
下一篇:請教一下,mic in 和 line in 有什么區別?

射频和天线工程师培训课程详情>>

  网站地图