首页 > 微波/射频 > RFIC设计学习交流 > 在0.13下使用多个反相器延迟最小

在0.13下使用多个反相器延迟最小

录入:edatop.com    阅读:
在0.13下使用多个反相器串联,怎样设计使延迟最小?只要延迟最小就可以,本人是新手,谢谢!

同问,想知道.13能达到的最小门延迟是多少啊

先确定最后一级带负载的大小 。让每级反相器的尺寸 按一定比例逐级增大。
一般数字CMOS电路设计的书里都有讲的。



学习之。

实际中却不是这个比例

4楼正解

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:现在analog IC 主要的研究方向是什么?
下一篇:虚拟机安装中的问题,求指导额,usb借口不能用

射频和天线工程师培训课程详情>>

  网站地图