首页 > 微波/射频 > RFIC设计学习交流 > 求助关于CDR的抖动传递和抖动容限的问题

求助关于CDR的抖动传递和抖动容限的问题

录入:edatop.com    阅读:

最近在进行CDR的建模系统仿真。从G.8251的标准文档中可知抖动传递的带宽为1M(我做的速率是10Gb/s),这样我对CDR的环路设计时发现环路滤波器的电容C1很大根本不能集成,其次我用设计的参数,通过matlab画图做出抖动容限的图(按照拉杂唯的光纤集成电路设计一书中的方法)不满足G.8251的标准,特别在400K处比标准小很多。书上也有这么一说,就是你满足环路带宽,却不可能满足抖动容限。这个在实际中怎么解决?很苦恼啊,恳请大侠帮助一下。

增加带宽啊,loop bandwidth 最低值是jitter transfer BW, increase loop BW, benefit for jitter tolerance.

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:nanosim出现EPIC的错误
下一篇:仿真 收敛问题

射频和天线工程师培训课程详情>>

  网站地图