同步bulk型DCDC, lowside NMOS管的时序考虑
录入:edatop.com 阅读:
各位大虾:
请问一下你们设计同步bulk型DCDC, lowside NMOS管的时序时,都要考虑哪些因素呢?
是highside PMOS关断后,lowside NMOS经过一定dead time后无条件导通; 还是highside PMOS关断后,再确定SW端低于GND后(就是再加一个比较模块)再导通. 这两者有什么优缺点吗?
再一个过零比较时,是采用电平形式控制NMOS的关断;还是边沿模式控制NMOS的关断,这两者又有什么优缺点呢?
我采用的是 highside PMOS关断后,lowside NMOS经过一定dead time后无条件导通,及边沿模式控制NMOS的关断. 流片后发现部分芯片无法进burst模式,正在考虑这些原因.
欢迎大家交流,谢谢.
请问一下你们设计同步bulk型DCDC, lowside NMOS管的时序时,都要考虑哪些因素呢?
是highside PMOS关断后,lowside NMOS经过一定dead time后无条件导通; 还是highside PMOS关断后,再确定SW端低于GND后(就是再加一个比较模块)再导通. 这两者有什么优缺点吗?
再一个过零比较时,是采用电平形式控制NMOS的关断;还是边沿模式控制NMOS的关断,这两者又有什么优缺点呢?
我采用的是 highside PMOS关断后,lowside NMOS经过一定dead time后无条件导通,及边沿模式控制NMOS的关断. 流片后发现部分芯片无法进burst模式,正在考虑这些原因.
欢迎大家交流,谢谢.
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:关于verilog-A中,如何生成一组3维端口,并在循环中进行赋值
下一篇:hspice .ends card missing at readin