首页 > 微波/射频 > RFIC设计学习交流 > PLL 参考频率与环路带宽

PLL 参考频率与环路带宽

录入:edatop.com    阅读:
我想请教一下在设计PLL时,是由参考频率确定环路带宽 还是反过来由带宽决定参考频率,谢谢

参考频率?比较频率是channel space决定的,比较频率限制了低通带宽的上限,锁定时间要求限制了低通带宽的下限。

通常,环路带宽为参考频率的10%以下

谢谢,我知道这个关系,但想了解下他们之间先确定哪个值

PLL系统其实是一个非线性系统,而为了简化成线性系统以便于我们分析,通常都把环路带宽设为参考频率的1/10。
而环路带宽还要考虑的主要因素是相位噪声和锁定时间。带宽越宽,锁定时间越短。

xuexi zhong

起码少于鉴相频率1/10,能取越大较好。

这要看你的设计是如何的。他们底部噪声有一定关系。我也看书中。

两者都要考虑
相互影响

两者都要考虑
两者都要考虑


这个结论比较中肯的,在整数结构中参考频率由信道宽度决定,在分数结构中参考频率可直接用晶振的频率,
所以所参考频率和环路带宽的关系并不是谁决定谁那么简单的

xue xi le

对头, 看你每个  step 的freq  tuning freq, 是按 每个 step 走的, = Reference/R   经过 Rdiv....后,
BW 要看你 PLL 的 phase noise 要求来选择, (主要是VCO , Reference , Ndiv Closed-loop 贡献)
上面两个方面出发, ~ 1/10 到 1/20 来选取,  damp factor, phase margin  同时考量  

还是没讲清楚参考频率

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:RFPA
下一篇:iso device跑lvs遇到个问题,大侠们指点一下啊!

射频和天线工程师培训课程详情>>

  网站地图