首页 > 微波/射频 > RFIC设计学习交流 > 峰值电流模式buck dcdc ea的slewrate应该大约为多少比较合适

峰值电流模式buck dcdc ea的slewrate应该大约为多少比较合适

录入:edatop.com    阅读:
电源4.2v
clock 300kHz-1.2MHz
sr~?

clock怎么变化这么大,不是pwm的吗,pfm?

如果是最高频率1.4MHz,建议你将SR设置成10V/us.

请问如何估算的?

DDDDDDDDDD

hao a xiexie a

请问如何估算的?

怎么分配?

这个有意义么?
首先,你的EA是单级的放大器,还是多级的放大器?单级的放大器要考虑上负载才可以算出slewrate。
其次,你想整体环路带宽多少?补偿电阻电容如何使用?阻值和容值多大?误差放大器的带宽决定整体环路带宽。slewrate要根据你设想的整体环路带宽决定,和输出开关频率关系非常小。不能用输出开关频率计算EA的。

还真有一点点关系。3楼给你的是OTA的,既然你采用PeakCC,那么这个可以了,如果DC Gain不是很大,SLEWRATE一般不会限制AC GBW的

先顶再看

都回答的不准确
开关频率决定了整个环路的带宽
这个slew,要带上负载,看看你这个电路一个周期内能不能升到Vo的两倍,如果能,没有问题,不能,稍微增加一点带载能力就可以了
这个不是DCDC设计的关键问题,没必要讨论了

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:模拟IC这行职业发展求教
下一篇:Calibre做DRC很奇怪的问题

射频和天线工程师培训课程详情>>

  网站地图