clock jitter 与 PLL 分频有大多关系?
谢谢大大。
jitter和分频理论上没什么关系,这和相位噪声往下除是不一样的。
这是一个上厕所的故事,到底是用1层的手纸还是2层or3、4层,最终的目的都是把屁股嚓干净,。所以用几层取决于是正常还是拉稀或者痔疮还有就是手纸是要钱的
大大, 您的意思是不是说jitter完全取决于PLL的好与坏了,跟几分频无任何内在关联?
理论上,从除法器链路上任何出来的jitter都是一样的。当然前提是说理论,你懂得
分频越大对JITTER影响越严重。不过单纯考虑VCO的噪声的话,如果1.2G和2.4G的输出噪声一样,那么2.4G的分4(20lgN)分频噪声要小些,不过实际上2.4G的输出噪声增加量远远大于1.2G输出的6DB。所以还是选用1.2G的输出,2分频。一般来说,分频越多,在分频器输出端引入的噪声也越多,不过这个量可以忽略不计了。不过它要给你的PLL输出引入确定性噪声即我们说的spur,要看你对spur要求了。
深奥的东东,了解为主
分频后点频相位噪声的性能会提高,但积分出来的rms jitter,如果用秒来作单位的话,是不会变的,输入抖动是多少ps,输出还是会有多少ps的抖动,只会多不会少(分频器会引入)。直觉上讲也是正确,分频器的输出沿是输入沿触发的,输入沿抖多少,输出沿自然也抖多少。只是分频后,同样的抖动所占的一个周期中的份量小了,所以点频相位噪声会变好,但抖动的绝对值(单位s)是不变的(或变差)。
至于要不要做高频再分下来,这除了相噪外还得考虑面积,功耗,速度等,频率高的VCO可能面积小一点,如果工艺可轻而易举的承受,做高也没什么不好。高频分下来的PLL和直接低频的PLL哪个相噪好,还真不好说,我倒是没做出来比较过。
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊婚幑鍕瑹椤栨碍娅婇梻渚€娼ч敍蹇涘焵椤掑嫬钃熼柕鍫濐槹閸嬨劍銇勯弽銊︾殤濠⒀勬礋閺岋綁骞樼憴鍕€婇梺鐟板槻椤戝銆佸鈧幃銏ゅ川婵犲嫭娈紓鍌氬€风粈渚€顢栭幋锕€绠柨鐕傛嫹 | More...
闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊婚幑鍕瑹椤栨碍娅婇梻渚€娼ч敍蹇涘焵椤掑嫬钃熼柕鍫濐槹閸嬨劍銇勯弽銉モ偓鏍偓姘炬嫹婵犵數鍋為崹鍫曞箹閳哄懎鍌ㄩ柣鎰靛墻濞堜粙鏌ㄩ悤鍌涘闂傚倷鑳剁涵鍫曞疾濠靛鈧焦绻濋崶鑸垫櫓闂佸憡娲﹂崜娑㈡⒔閸曨兛绻嗛柕鍫濇噹椤忓瓨淇婇顒佸
闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊垮畷濂稿即閻愭妲洪柣鐔哥矌婢ф鏁幒鏃€鏆滈柟鎯板Г閻撶喐銇勯顐㈠箻缂佷胶鍏橀弻锝夘敇閻愭祴鎸冮梺鐟板槻椤戝鐛幋锕€绠涢梻鍫熺⊕閸婂酣姊绘担铏广€婇柡鍛箞閵嗕焦绻濋崶鑸垫櫓闂佸憡娲﹂崢鐣屸偓姘哺閺屾盯骞樺璇蹭壕闂佸搫鐭夐幏锟�
闂傚倷绀佺紞濠傖缚瑜旈、鏍幢濡炵粯鏁犻梺閫炲苯澧い顓炴健瀹曠懓鈽夊▎鎰絿闂備焦鎮堕崐鏇灻归悜钘夌閻庯綆鍠栫粻鏌ユ煙娴煎瓨娑ч柟顔荤窔濮婅櫣鍖栭弴鐔哥彇濡炪們鍨归敃顏堛€佸▎鎾崇妞ゆ挾鍠庨悵浼存⒑閸涘﹥瀵欓柍褜鍓熷濠氭晸閿燂拷
婵犵數濮伴崹褰掓倶閸儱鐤炬繝闈涱儏閸氬綊骞栨潏鍓хɑ濠殿垰銈搁弻鐔烘喆閸曨偄袝闂佸憡鍩冮崑鎾绘煟鎼淬値娼愰柟顔肩埣瀹曟洟骞庨挊澶屽幒闂佸吋绁撮弲婊堝汲濠婂牊鐓曟い鎰剁悼缁犳﹢鏌涘顓犳噰闁诡喛顫夌粭鐔煎炊瑜嶇粻鐟邦渻閵堝啫濡界紒顔奸叄楠炲螖閸涱喗娅㈤梺璺ㄥ櫐閹凤拷