高压buck芯片中的uvlo电路
录入:edatop.com 阅读:
现在设计一个高压buck芯片,要求芯片能够工作在最高输入电压40V的条件下。
以前用的工艺是40V高压工艺,uvlo电路可以直接用栅极耐40V高压的MOS管来设计,现在换了UMC的0.5umBCD工艺,这个工艺里面没有栅极能耐40V高压的MOS管,那位知道启动电路这块含uvlo电路部分如何设计啊?急
芯片要求在输入8.4V以上开始工作,在低于7.2V左右停止工作
以前用的工艺是40V高压工艺,uvlo电路可以直接用栅极耐40V高压的MOS管来设计,现在换了UMC的0.5umBCD工艺,这个工艺里面没有栅极能耐40V高压的MOS管,那位知道启动电路这块含uvlo电路部分如何设计啊?急
芯片要求在输入8.4V以上开始工作,在低于7.2V左右停止工作
UMC 0.5um的工艺低压应该是5.5V吧,加一个高压转低压电路,然后设计UVLO电路,不知道可以不
上JFET
電阻分壓降下來~
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。