再议运放性能

录入:edatop.com    阅读:
运放的性能是模拟设计的关键,今天看到一个电路用来提高运放的带宽和相位裕度。
本身运放没有什么,简单的cascode,关键是在负载的电容上串联了电阻,相位裕度带宽一下子上去了,求原因,猜想当然是添加了零点之类的,不知道谁能给个详细的传输方程推导,或是说说那篇资料上有答案。

单级运放的这个方法以前听说过,没试过。
这个可以去推导

Lead Compensation?
K. Martin书上有提到。

有电路,有真相啊!根据电路计算因该可以的。


我也是这本书上看到的,不过没有推导,只是提了一下。求推导

用负载的串联RC,替换原来的C,求传输函数,就会得到一个左半平面的零点Sz=-1/RC。
或者偷懒/片面一点,直接看负载的RC等效阻抗,也会出现此零点。

esr零点?

Lead Compensation?
Thomas Lee的书上有讲!

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:请教:拉扎维书中VCO的设计
下一篇:大家觉得Johns&Martin的书怎么样啊

射频和天线工程师培训课程详情>>

  网站地图