求高人指点:cppll输出相位差问题
自己顶一个,希望高手快来到!
有几点(1.2V电源电压):
1、工艺,估计你的工艺是90nm的,因此会有漏电流的存在;
2、电容的C_V特性,看看你的mos电容上的电压值(cpll);
估计你的电容值发生变小了,从而导致你的LPF的环路带宽变宽了,进而不能正确锁定;
如果是第2条引起的问题,提供一个解决方案:
将VCO的cpll电压点向上提,至少超过nmos管的阈值电压,确保LPF的电容值不会发生变化;
尼曼的《半导体物理与器件》中文版337页提到, MOS CV曲线的高频在1MHz左右,不知道是不是因为这个高频电容的变小,导致这个相位差的。这个CPPLL的参考频率是多少啊?
多谢指点!我回去试一下
谢谢,参考频率我用的100MHz
工艺用的确实是tsmc90n的
估计是gate leakage,不如用MOM电容试试
用native thick oxide device,例如1.8V的或者2.5V的 na_mos, 看情况是否好转
使用了你教的方法,将电压提高,确实有效果,但90nm工艺的漏电问题还是没有太解决,使用na25 modle确实有效,但宽长比的设置比我之前预算的高很多,这样面积就不能达到要求了,请问还能用什么方法解决呢?
谢谢你!使用了na25的nmos,确实很有效,但面积增大了很多,不知道有没有什么更好的方法呢?
看看漏电流大小,是否能够满足你的spec要求,如果能够满足,也就不要追究的太高,毕竟这不是学校里搞研究,都是有个折中的!呵呵!
不满足的话,也只能换0.18um的管子,加大面积了!
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:坐等回答! Cadence 电流镜负载差动 参数设计 无交流放大
下一篇:我想看明白一些bipolar的电路设计,该看什么经典书啊?