首页 > 微波/射频 > RFIC设计学习交流 > 请教:运放建立时间的仿真问题

请教:运放建立时间的仿真问题

录入:edatop.com    阅读:

设计了一个gain-boost的折叠式cascode运放,请问如何仿真求得它的建立时间?
师兄说要搭建专门的电路,看了一些paper,提到接成单位增益反馈形式,在输入端加一阶跃信号,测波形over
请各位指教?  具体该怎么仿真,(电路接成何种形式,加什么信号-阶跃还是小阶跃)越详细越好
没有实测过的“理论哥”就算了哈,概念我也清楚,说得很简单“建立时间是指运放被小信号激励时,输出达到最终值允许误差范围所需时间”
理论简单一动起手就发SB了,我郁闷
这几天我琢磨了一下,接成如图所示,在vin加小阶跃信号,测量输出波形求建立时间,不知对不对?


再注明一上,我是要测  全差分电路的建立时间哈,差分输出

用在开关电容里吗?如果是,就带上开关电容仿阶跃。
如果不是,看settling time干什么?

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:新聞分析:英特爾收購手機晶片商所透露的企圖心
下一篇:关于LDO的稳定性

射频和天线工程师培训课程详情>>

  网站地图