基准源的psrr主要是受运放psrr的影响吗?
录入:edatop.com 阅读:
仿真发现运放psrr越高,基准的psrr也就越高,说明运放psrr决定了基准的psrr?
用折叠运放,基准的psrr才50db,怎么改进
不完全是,主要由运放决定,主电路也会影响PSRR
都有影响
正好最近我也在做这个,我仿真的时候,运放的PSRR很好,但是整体基准源的PSRR却在高频时越来越差,我测了一下偏置电路,发现偏置电流(电压)的频谱特性也是在200K-1M处,发生了严重偏移
然后,我查了一下书,发现增大偏置电路的PMOS管的沟道长度,可以改进其频谱特性,但是管子的尺寸又太大了,没办法,这能取个折中值
忘多多指教!
应该都有影响~~
我发现pmos输入基本两级运放的psrr要比pmos折叠的要高很多,这是为什么?有谁仿真过,可
以试试,好像是这样的
你的运放psrr到底有多大啊?用的是什么结构的?我只关心10khz以内的psrr
PSR高频变差很正常
PSRR就是电源对输出的干扰,因此所有电源到输出的通路都有可能影响
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。