关于开环运放的仿真错误
录入:edatop.com 阅读:
大家好,
cmos差分运放的前仿真增益120db,但是到后仿真,运放调节不到正常工作点。我理解的是,后仿真由于寄生参数,输入端不可能非常小。假设运放正常工作,差分输入信号2uv,开环放大10e6倍,得到差分输出2v,这样运放的管子肯定会在非饱和区。现在我想得到后仿真结果,应该怎么办呢?运放是用在pipelineADC的开关电容电路中,环路增益2.。
求高手指点一下吧,谢谢啦。
补充一下:我后来提取寄生参数的时候没有提取R,结果和前仿真一致。加上R,结果就不正常。
帮顶一下~~
要接成闭环电路仿真
要用反馈来仿,哪有这样开环仿的。
方法错误
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:关于DAC开关管设计的问题
下一篇:带隙曲率补偿的疑问请大家帮忙解答