一个关于运放的问题
共模输入范围太小,非常难设计。
1# qerqing
主要是级间直流电平匹配的问题,如果一定要用同型的mosfet,一般会在中间加一级
level shift。
两位都对的。考虑第一级和第二级的DC 匹配。同时考虑前后放大器的共模匹配范围。
貌似很高深啊,一直觉得这方面怪怪的,还有这样的说法,张见识了
这个主要是直流静态工作点的问题, 以标准两级运放NMOS输入为例,它第一级的输出电平大约只比电源低(Vth+Von), 那么它接在第二级当然只能接在PMOS上了,你如果接在NMOS上,它如何去偏置啊?
不知对你的问题理解对了没有...
悄悄告诉你,这是圈子的潜规则-。-,,,,,
4# seawang
如果不匹配,会怎么样,做一个详细的解释,谢谢了
how about rail-to-rail (with PMOS and NMOS in the input-stage)?
7# 悄悄告诉你,这是圈子的潜规则-。-,,,,,
输入上看,噪声和匹配是比较重要的考虑,所以现在具有N阱的PMOS是有优势的,有关噪声和匹配的那几个系数PMOS是比较好,但是输出NMOS的噪声匹配这些性能不是那么重要,最关键的是非线性和电流输出能力先让NMOS是最胜任的,可以实现很大的gm
1# qerqing
用PMOS做输入抗噪声比NMOS好,不过匹配倒没好好考虑过。哪位高手前辈详细分析一下PMOS输入的匹配问题阿
如果,第一级的直流电平与第二级的不匹配,会怎么样
感觉也可以,
另一方面感觉是电流源偏置的方便
电流源偏置 方便
应该和电压分配有关
第一级的DC点决定了第二级的输入范围,所以要用不同的MOS
原来这样
不是很懂,看来还要看看书
先些天考试,第一道就是运放的,给答错了,过来听听
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:模拟集成电路系统级的设计
下一篇:求教放大器的选择问题