- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
射频电路布局那些事
录入:edatop.com 点击:
PS:可以使用Polar计算单端阻抗与阻抗等,有些Layout软件自身就集成了阻抗计算器,如Allegro。
阻抗控制
在我们进行原理设计与仿真之后,在Layout中很值得注意的一件事情就是阻抗控制。众所周知,我们应该尽量保证走线的特征是50欧姆,这主要和线宽有关,在本实例中,是两层半,在Polar中采用Surface Coplanar Line模型进行阻抗的计算,我们可以得到一组比较理想的值:Height(H)=39.6mil, Track(W)=30mil, Track(W1)=30mil,Thickness=1OZ=1.4mil, Separation(S)=7mil, Dielectric(Er)=4.2,对应的特征阻抗是52.14欧姆,符合要求。如下图中高亮的线就是这样的一条射频走线。
图4、两层板中的50欧姆走线
射频元器件的摆放
相信做过射频设计的人都应该知道,我们应该尽可能的使走线的长度较短,元器件摆放的越紧凑越好(特殊要求除外),同时,也会尽可能的保证元器件的摆放对布线很有利(不要使走线绕来绕去的)。如下图,是射频功率放大器(PA,Power Amplifier)的周围器件的摆放,我们看到,元器件之间的距离很小。
图5、射频功率放大器(PA,Power Amplifier)的周围器件的摆放
射频走线应该注意的问题
如前所述,射频走线的长度要尽量短,线宽严格按照计算好的值去设定。在走线是尤其要注意的是,射频走线中不要有任何带有尖状的折点,在走线的转折处,最好要用弧线来实现,如下图
图6、转折处使用弧线
其次,在多层板的走线中,有可能重要的射频线要产生不可避免的交叉,这时我们就要使用我们最不想使用的东西:过孔。这样,会有部分射频信号线走到底层甚至中间层,但无论是哪一层,射频走线一定会有参考平面,这时一个值得注意的问题就是不要跨层,或者说不要使地平面不连续。