- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
硬件设计中电容电感磁珠总结
常见电容器有:
铝电解电容器:极性,容量大,能耐受大的脉动电流,但容量误差大,泄漏电流大,适合于低频旁路、信号耦合和电源滤波等场合。
胆电解电容:拥有普通电解电容的特性,漏电流极小,寿命长,容量误差小,体积小,适合小型设备中。
薄膜电容器:是无极性电容器,用于差滤波器、积分、振荡和定时电路。
瓷介电容器:无极性电容适合于高频旁路。
陶瓷电容器:是无极性电容器,有高频陶瓷电容和低频陶瓷电容。适用于高、低频电路中,不适合脉冲电路,否则容易击穿。
另外,在判定电解电容极性时,直插式电解电容器,有白色标记或者引线较短的一端为负极;如果是贴片电解电容,有横杆标记的一端为正极。
对材料的命名方式:A-N型锗材料 B-P型锗材料 C-N型硅材料 D-P型硅材料。
三极管中,对材料的命名方式:A-PNP型锗材料 B-NPN型锗材料 C-PNP型硅材料 D-NPN型硅材料。
对类型的命名方式为:Z-整流管 X-低频小功率管 U-光电管 K-开关管 CS-场效应管。
钟振管脚(有源晶体振荡器):1脚――悬空,2脚接地,3――脚输出,4――脚电源
CPLD_JTAG1管脚:1――TCK ,2—GND ,3—TDO ,4—VDD ,5—TMS ,6/7/8空,9—TDI ,10—GND
很多管脚较多的高速芯片设计指导手册会给出电源设计对退耦电容的要求,比如一款500多脚的BGA封装要求3.3V电源至少有30个瓷片电容,还要有几个大电容,总容量要200uF以上…
每路输入都有10nF和100nF滤杂讯,同时为了稳定压降,接有一个10uF的大电容。一般来说,小电容需要靠近芯片,而且每个pin一个。大电容则可放远点。
1. 电源输入端跨接10 ~100uf的电解电容器。如有可能,接100uf以上的更好。
2. 原则上每个集成电路芯片都应布置一个0.01pf的瓷片电容,如遇印制板空隙不够,可每4~8个芯片布置一个1 ~ 10pf的但电容。
3. 对于抗噪能力弱、关断时电源变化大的器件,如 ram、rom存储器件,应在芯片的 电源线和地线之间直接入退藕电容。
4、电容引线不能太长,尤其是高频旁路电容不能有引线。此外,还应注意以下两点:
a、 在印制板中有接触器、继电器、按钮等元件时.操作它们时均会产生较大火花放电 ,必须采用附图所示的 rc 电路来吸收放电电流。一般 r 取 1 ~ 2k,c取2.2 ~ 47uf。
b、 cmos的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。
由于大部分能量的交换也是主要集中于器件的电源和地引脚,而这些引脚又是独立的直接和地电平面相连接的。这样,电压的波动实际上主要是由于电流的不合理分布引起。但电流的分布不合理主要是由于大量的过孔和隔离
当去耦电容直接连接在集成电路的电源管腿上而不是连接在电源层上时,其平滑毛刺的效果最好。这就是为什么有一些器件插座上带有去耦电容,而有的器件要求去耦电容距器件的距离要足够的小。
● 电源输入端跨接一个10~100uF的电解电容器,如果印制电路板的位置允许,采用100uF以上的电解电容器的抗干扰效果会更好。
● 对于噪声能力弱、关断时电流变化大的器件和ROM、RAM等存储型器件,应在芯片的电源线(Vcc)和地线(GND)间直接接入去耦电容。
● 在印制板中有接触器、继电器、按钮等元件时.操作它们时均会产生较大火花放电,必须RC 电路来吸收放电电流。一般 R 取 1 ~ 2K,C取2.2 ~ 47UF。
● CMOS的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。
● 设计时应确定使用高频低频中频三种去耦电容,中频与低频去耦电容可根据器件与PCB功耗决定,可分别选47-1000uF和470-3300uF;高频电容计算为: C=P/V*V*F。
● 每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
● 用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电时,外壳要接地。
期滤波效果的事情时有发生。本文介绍一些容易被忽略的影响电容滤波性能的参数及使用电容器抑制电磁骚扰时需要注意的事项。
实际电容器的电路模型如图1所示,它是由等效电感(ESL)、电容和等效电阻(ESR)构成的串联网络。
1,在电路中没有任何功能,只是在PCB上为了调试方便或兼容设计等原因.
2,可以做跳线用,如果某段线路不用,直接不贴该电阻即可(不影响外观)
3,在匹配电路参数不确定的时候,以0欧姆代替,实际调试的时候,确定参数,再以具体数值的元件代替.
4,想测某部分电路的耗电流的时候,可以去掉0ohm电阻,接上电流表,这样方便测耗电流.
6,在高频信号下,充当电感或电容.(与外部电路特性有关)电感用,主要是解决EMC问题.如地与地,电源和IC Pin间
7,单点接地(指保护接地、工作接地、直流接地在设备上相互分开,各自成为独立系统.)
磁珠的等效电路相当于带阻限波器,只对某个频点的噪声有显著抑制作用,使用时需要预先估计噪点频率,以便选用适当型号.对于频率不确定或无法预知的情况,磁珠不合.
0欧电阻相当于很窄的电流通路,能够有效地限制环路电流,使噪声得到抑制.电阻在所有频带上都有衰减作用(0欧电阻也有阻抗),这点比磁珠强.
当分割电地平面后,造成信号最短回流路径断裂,此时,信号回路不得不绕道,形成很大的环路面积,电场和磁场的影响就变强了,容易干扰/被干扰.在分割区上跨接0欧电阻,可以提供较短的回流路径,减小干扰.
一般,产品上不要出现跳线和拨码开关.有时用户会乱动设置,易引起误会,为了减少维护费用,应用0欧电阻代替跳线等焊在板子上.
空置跳线在高频时相当于天线,用贴片电阻效果好.
*其他用途*
布线时跨线,调试/测试用临时取代其他贴片器件 ,作为温度补偿器件
用好去耦电容。好的高频去耦电容可以去除高到1GHZ的高频成份。陶瓷片电容或多层陶瓷电容的高频特性较好。设计印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,提供和吸收该集成电路开门关门瞬间的充放电能;另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容为0.1uf的去耦电容有5nH分布电感,它的并行共振频率大约在7MHz左右,也就是说对于10MHz以下的噪声有较好的去耦作用,对 40MHz以上的噪声几乎不起作用。
1uf,10uf电容,并行共振频率在20MHz以上,去除高频率噪声的效果要好一些。在电源进入印刷板的地方和一个1uf或10uf的去高频电容往往是有利的,即使是用电池供电的系统也需要这种电容。每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10uf。最好不用电解电容,电解电容是两层溥膜卷起来的,这种卷起来的结构在高频时表现为电感,最好使用胆电容或聚碳酸酝电容。
去耦电容值的选取并不严格,可按C=1/f计算;即10MHz取0.1uf,对微控制器构成的系统,取0.1~0.01uf之间都可以。
3、 降低噪声与电磁干扰的一些经验。
(1) 能用低速芯片就不用高速的,高速芯片用在关键地方。
(2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。
(3) 尽量为继电器等提供某种形式的阻尼。
(4) 使用满足系统要求的最低频率时钟。
(5) 时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳要接地(6) 用地线将时钟区圈起来,时钟线尽量短。
(7)I/O驱动电路尽量靠近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。
如何成为一名优秀的射频工程师,敬请关注: 射频工程师养成培训
上一篇:频谱分析仪的种类与应用
下一篇:基于低成本四运放驱动RF调制器
闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊婚幑鍕瑹椤栨碍娅婇梻渚€娼ч敍蹇涘焵椤掑嫬钃熼柕鍫濐槹閸嬨劍銇勯弽銊︾殤濠⒀勬礋閺岋綁骞樼憴鍕€婇梺鐟板槻椤戝銆佸鈧幃銏ゅ川婵犲嫭娈紓鍌氬€风粈渚€顢栭幋锕€绠柨鐕傛嫹 | More...
闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊婚幑鍕瑹椤栨碍娅婇梻渚€娼ч敍蹇涘焵椤掑嫬钃熼柕鍫濐槹閸嬨劍銇勯弽銉モ偓鏍偓姘炬嫹婵犵數鍋為崹鍫曞箹閳哄懎鍌ㄩ柣鎰靛墻濞堜粙鏌ㄩ悤鍌涘闂傚倷鑳剁涵鍫曞疾濠靛鈧焦绻濋崶鑸垫櫓闂佸憡娲﹂崜娑㈡⒔閸曨兛绻嗛柕鍫濇噹椤忓瓨淇婇顒佸
闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊垮畷濂稿即閻愭妲洪柣鐔哥矌婢ф鏁幒鏃€鏆滈柟鎯板Г閻撶喐銇勯顐㈠箻缂佷胶鍏橀弻锝夘敇閻愭祴鎸冮梺鐟板槻椤戝鐛幋锕€绠涢梻鍫熺⊕閸婂酣姊绘担铏广€婇柡鍛箞閵嗕焦绻濋崶鑸垫櫓闂佸憡娲﹂崢鐣屸偓姘哺閺屾盯骞樺璇蹭壕闂佸搫鐭夐幏锟�
闂傚倷绀佺紞濠傖缚瑜旈、鏍幢濡炵粯鏁犻梺閫炲苯澧い顓炴健瀹曠懓鈽夊▎鎰絿闂備焦鎮堕崐鏇灻归悜钘夌閻庯綆鍠栫粻鏌ユ煙娴煎瓨娑ч柟顔荤窔濮婅櫣鍖栭弴鐔哥彇濡炪們鍨归敃顏堛€佸▎鎾崇妞ゆ挾鍠庨悵浼存⒑閸涘﹥瀵欓柍褜鍓熷濠氭晸閿燂拷
婵犵數濮伴崹褰掓倶閸儱鐤炬繝闈涱儏閸氬綊骞栨潏鍓хɑ濠殿垰銈搁弻鐔烘喆閸曨偄袝闂佸憡鍩冮崑鎾绘煟鎼淬値娼愰柟顔肩埣瀹曟洟骞庨挊澶屽幒闂佸吋绁撮弲婊堝汲濠婂牊鐓曟い鎰剁悼缁犳﹢鏌涘顓犳噰闁诡喛顫夌粭鐔煎炊瑜嶇粻鐟邦渻閵堝啫濡界紒顔奸叄楠炲螖閸涱喗娅㈤梺璺ㄥ櫐閹凤拷