• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 手机设计 > 手机射频设计讨论 > MT6572平台2G不能快速校准

MT6572平台2G不能快速校准

录入:edatop.com     点击:
各位工程师,72平台,2G不能快校,3G部分的可以。点上2G快校后,会提示“12”的错误。(具体什么内容忘了)
换了几个CFG文件都是同样的提示错误。
下面是CFG文件中FHC的内容。
MIN_GMSK_GSM850_APC_DAC = 20
MIN_GMSK_GSM900_APC_DAC = 20
MIN_GMSK_DCS1800_APC_DAC = 20
MIN_GMSK_PCS1900_APC_DAC = 20
MAX_GMSK_GSM850_APC_DAC = 790
MAX_GMSK_GSM900_APC_DAC = 790
MAX_GMSK_DCS1800_APC_DAC = 790
MAX_GMSK_PCS1900_APC_DAC = 790
FHC_UTS_GSM850_EPSK_POWER_COMPENSATE = 1.0
FHC_UTS_GSM900_EPSK_POWER_COMPENSATE = 1.0
FHC_UTS_DCS1800_EPSK_POWER_COMPENSATE = 1.0
FHC_UTS_PCS1900_EPSK_POWER_COMPENSATE = 1.0
FHC_UTS_GMSK_GSM850_MEASURE_SAMPLES = 30
FHC_UTS_GMSK_GSM900_MEASURE_SAMPLES = 30
FHC_UTS_GMSK_DCS1800_MEASURE_SAMPLES = 30
FHC_UTS_GMSK_PCS1900_MEASURE_SAMPLES = 30
FHC_UTS_GMSK_MEASURE_COUNT = 1
FHC_UTS_EPSK_MEASURE_COUNT = 1
FHC_UTS_GSM850_GMSK_MATH_MODE = 1
FHC_UTS_GSM900_GMSK_MATH_MODE = 1
FHC_UTS_DCS1800_GMSK_MATH_MODE = 1
FHC_UTS_PCS1900_GMSK_MATH_MODE = 1
FHC_UTS_GMSK_APC_DAC_MODE = 0
FHC_UTS_GSM850_GMSK_APC_LOG_SPACE_OFFSET = 166.02
FHC_UTS_GSM850_EPSK_APC_LOG_SPACE_OFFSET = 0.00
FHC_UTS_GSM850_EPSK_APC_LOG_SPACE_OFFSET_HIGH = 166.02
FHC_UTS_GSM850_GMSK_APC_LOG_SPACE_OFFSET = -60.54
FHC_UTS_GSM900_GMSK_APC_LOG_SPACE_OFFSET = -60.54
FHC_UTS_DCS1800_GMSK_APC_LOG_SPACE_OFFSET = -74.48
FHC_UTS_PCS1900_GMSK_APC_LOG_SPACE_OFFSET = -72.44
不知道有那位工程师遇到过,求赐教!谢谢!

850和900的功率只校准30dbm吗?

跟这些没有关系,FAIL LOG没有怎么分析?

错误名:TESTER_CTRL_FAILED => 12
以下是LOG2013/11/04 15:14:27.656 -------------- WCDMA Temperature Sensor start --------------
2013/11/04 15:14:27.656 ICalibrationInterface::RunCalibration: Write NVRAM intial value start
2013/11/04 15:14:27.656 database > META_NVRAM_GetRecLen NVRAM(NVRAM_EF_UL1_TEMP_DAC_LID): (Success)
2013/11/04 15:14:27.656 database > META_NVRAM_3G_Compose_tempdacData NVRAM(NVRAM_EF_UL1_TEMP_DAC_LID): (Success)
2013/11/04 15:14:27.734 Setting up the open-loop calibrated bit
2013/11/04 15:14:27.875 m_TXPC_CL_Table.is_calibrated2
2013/11/04 15:14:27.875 TargetMETA_NVRAM_3G_Compose_tempdacData NVRAM(NVRAM_EF_UL1_TEMP_DAC_LID): (Success)
2013/11/04 15:14:27.937 Setting up the open-loop calibrated bit
2013/11/04 15:14:28.031 m_TXPC_CL_Table.is_calibrated2
2013/11/04 15:14:28.031 Target12
##
Calibration and NSFT total cost time is: 44.83s

CFG文件,确认是否这个设置:
N_AFC = 10
EXTRA_FB = 2

感谢zhang407,建议版主给加分

EXTRA_FB = 2
这个CFG里面没看到有啊

有些是仪器不支持的,部份老点的仪器版本不支持快校!

mark下,

这两个是什么意思?

我也是按照上面那两个设置,但是还是不过啊!

同问,望资深工程师解答

申明:网友回复良莠不齐,仅供参考。

上一篇:CSE 传导高次谐波问题
下一篇:一个TD-LTE的问题?

手机天线设计培训教程详情>>

手机天线设计培训教程 国内最全面、系统、专业的手机天线设计培训课程,没有之一;是您学习手机天线设计的最佳选择...【More..

易迪拓培训课程列表详情>>

我们是来自于研发一线的资深工程师,专注并致力于射频、微波和天线设计工程师的培养。

  网站地图