- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
phase error
录入:edatop.com 点击:
hihrd 帅哥,你上次layout 改了什么地方?我现在也遇到跟你一样的问题了,能否指点一下?
有没有完全按照mtk提供的建议布局!
说是高手的,全只是说说的啊,也没见行动啊。估计还是要RMB才行。唉
是不是零中频的,看看你的TC的本振频率是多少,是不是正好是DCS信号的整数倍,如果是的在PA前面加个低通滤波器可能会好点
6139 方案1800M的pahse error 问题我们已经做过好多个案子了,总结起来有以下几点要注意:
1.layout要严格按照RF要求和MTK建议的去做.元件的摆放,阻抗线控制,PA,ASM要分开等等.
2,debug要注意的是,TC 到PA的匹配.(一般都是匹配问题).如果现象比较奇怪,比如在PA没有饱和的情况想peak都比较大,那么你要注意看看电源系统是否正常,加一些滤波电容在供电系统上.
还有两点本人觉得对peak 很有效,
3.MTK6139的10脚的滤波电容对TC影响很大.如果值不合适就有一些问题.我们一般取 3.3NF.
4.由于6139本身设计的一些问题,加上屏蔽盖,对指标也很有影响.
申明:网友回复良莠不齐,仅供参考。
上一篇:接通率低 有哪些可能原因?
下一篇:CDMA 800 求助谢谢