• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > PADS设计问答 > 关于晶体下面走线的问题

关于晶体下面走线的问题

录入:edatop.com    点击:

如图:晶体下面一般是不能走线的,求助各位大侠,如果走线了有什么解决方法吗?
ps:4层板。晶体是在bottom层,第2层是gnd,如果在第3层的晶体位置画禁止铺铜区,然后在top层走线,有效果吗?

晶振是在bottom层,第三层和第二层已经有两个平面隔离了。
这已经是折衷的解决方法了。
模拟信号就不能从晶振下面穿过了。

谢谢,图示的走线要不要调整下呢,底层的线移开走或到别的层走呢?

假设晶体在第一层,那么晶体下面的第一层就别走其他的线了。它下面的第2层最好能是完整的地,如果能把第2层挖空,第3层是完整地的话,那就更完美了。

学习了

支持

支持

为什么?什么理论?还是实际验证过?

为什么第二层挖空完美呢

同问!第一次听说有这么个说法!晶体下面一层挖空!地3层铺地! 一般就是第二层铺地,然后尽量不要在下方走线,所有层的走线都尽量远离晶体,特别是模拟信号!

谢谢楼主无私奉献!

顶一个

晶体和相邻层之间好像有个寄生电容的问题。如果晶体能参考第三层的话,也就是晶体和地间的距离变大了,寄生电容的影响要小些。

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...

上一篇:修改过的LOGIC怎么更新到LAYOUT
下一篇:如何解锁reuse电路?

射频和天线工程师培训课程详情>>

  网站地图