- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
ddr2的问题
看规格书,ADDR是地址,控制,数据等规格书上有。
ADDR是adress地址 ( CMDCNTRL不知道)DATA是数据DQSDQ是一组差分锁存信号DM 数据掩码
thanks
谢谢
没事。I know English well,there is no need to translate "thanks".
CMDCNTRL是控制信号。
DDR2里面的ADDRCMDCNTRLDATADQSDQDM 各代表什么啊,在布线时应怎样来布啊,望高手指点
忽略电源,地网络.
DDR2可以分为以下三类:
1,差分时钟信号:CLK_N,CLK_P
2,数据线DQ0DQ15,数据掩码信号DQM0,DQM1,数据选通信号DQS*_N,DQS*_P
3,地址线/控制线:除数据,时钟外的其他信号,如A0A12,WE,CS,BA02,CKE等等
可以设置为以下几个class规则:
1,DATA_L_BUSQ0DQ7,DQM0,DQS0_N,DQS0_P
2,DATA_H_BUSQ8DQ15,DQM1,DQS1_N,DQS1_P
3,ADDR_BUS:除数据线外的其他信号
4,CLK_DIFF: CLK_N,CLK_P
等长设计:
1,所有信号线参加差分时钟的长度作等长
1,DATA_L_BUS共11根走在同层,与差分时钟的长度误差25mil
2,DATA_H_BUS共11根走在同层,与差分时钟的长度误差25mil
3,ADDR_BUS:与差分时钟的长度误差200300mil
其他要求:
1,特性阻抗: 单端 50欧,差分100欧
2,完整的参照平面
3,VREF电容要靠近相关的电源管脚,线宽尽量在40mil以上
4,信号线不能跨分割.
5,DDR2走线区域不允许有其他信号穿过.
6,去耦电容要靠近相关IC的电源管脚
7,尽量采用多层板
谢谢分享,学习
不错哦,
版主很好 写的很详细
射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...