• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > 电源技术 > 电源技术 > 测量并抑制存储器件中的软误差研究

测量并抑制存储器件中的软误差研究

录入:edatop.com    点击:
软误差是半导体器件中无法有意再生的“干扰”(即数据丢失)。它是由那些不受设计师控制的外部因素所引起的,包括α粒子、宇宙射线和热中子。许多系统能够容忍一定程度的软误差。例如,如果为音频、视频或静止成像系统设计一个预压缩捕获缓冲器或后置解压缩重放缓冲器,则一个偶然出现的缺陷位可能不会被察觉,而且对用户而言也许并不重要。然而,当存储元件在关键任务应用中负责控制系统的功能时,软误差的不良影响就会严重得多,不仅会损坏数据,而且还有可能导致功能缺失和关键系统故障。本文将讨论产生这些软误差的根源、不同的测量技术以及抵御这些软误差的方法。

软误差率(SER)问题是于上个世纪70年代后期作为一项存储器数据课题而受到人们的广泛关注的,当时DRAM开始呈现出随机故障的征兆。随着工艺几何尺寸的不断缩小,引起失调所需的临界电荷的减少速度要比存储单元中的电荷聚集区的减小速度快得多。这意味着: 当采用诸如90nm这样的较小工艺几何尺寸时,软误差是一个更加值得关注的问题,并需要采取进一步的措施来确保软误差率被维持在一个可以接受的水平上。

SER的倾向和含意

工艺尺寸的压缩已经是实现行业生存的主要工具,而且对增加密度、改善性能和降低成本起着重要的推动作用。随着器件加工工艺向深亚微米门信号宽度(0.25mm→ 90nm )迈进,存储器产品的单元尺寸继续缩小,从而导致电压越来越低(5V→3.3V→1.8V……)以及存储单元内部电容的减小(10fF→5fF……)。由于电容的减小,存储器件中的临界电荷量(一个存储单元用于保存数据所需的最小电荷量)继续缩小,因而使得它们对SER的自然抵御能力下降。这反过来又意味着能量低得多的a粒子或宇宙射线都有可能对存储单元形成干扰。

系统级的含意和重要性

软误差是以FIT来衡量的。FIT率只不过是10亿个器件操作小时中所出现的故障数。1000 FIT对应于一个约144年的MTTF(平均无故障时间)。为了对软误差的重要性有所了解,我们不妨来看一下它们在典型存储应用中所具有的潜在影响的一些实例。比如,一部采用了一个软误差率为1000 FIT/Mbit的4Mbit低功率存储器的蜂窝电话将很可能每28年出现一次软误差。而一个采用了软误差率为600 FIT/Mbit的100Gbits同步SRAM的标准高端路由器则有可能每17个小时出现一次错误。此外,软误差之所以重要还在于目前其FIT率是硬可靠性故障的典型FIT率的10倍以上。显然,对于蜂窝电话而言软误差并无大碍,但那些采用大量存储器的系统则有可能受到严重影响。

SER的根源

现在,您对软误差已经有了一个总的概念,下面对这些引发软误差的不同根源的机理逐个做一下简单的探讨。

α粒子的影响

半导体器件封装所采用的压模化合物中有可能含有诸如Th232 和U238等杂质,这些物质往往会随着时间的推移发生衰变。这些杂质会释放出能量范围为2~9MeV(百万电子伏特)的α粒子。在硅材料中,形成电子空穴对所需的能量为3.6eV。这就意味着α粒子有可能生成约106个电子空穴对。耗尽区中的电场将导致电荷漂移,从而使晶体管承受电流扰动。如果电荷转移量在0或1的状态下超过了存储于存储单元中的临界电荷量(QCRIT),则存储数据会发生翻转。

宇宙射线的影响

高能量的宇宙射线和太阳粒子会与高空大气层起反应。当发生这种情况时,将产生高能量的质子和中子。中子尤其难对付,因为它们能够渗透到大多数人造结构中(例如,中子能够轻易地穿透5英尺厚的混凝土)。这种影响的强度会随着所处的纬度和海拔高度的不同而变化。在伦敦,该影响要比在赤道地区严重1.2倍。在丹佛,由于其地处高海拔,因此这种影响要比地处海平面的旧金山强三倍。而在飞机上,这种影响将是地面上的100~800倍。

高能量中子的能量范围为10~800MeV,而且,由于它们不带电荷,所以与硅材料的反应不同于α粒子。事实上,中子必须轰击硅原子核才会引起软误差。这种碰撞有可能产生α粒子及其他质量较重的离子,从而生成电子空穴对,但这种电子空穴所具有的能量比来自压模化合物的典型α粒子所具有的能量高。

[p] 热中子的影响

热中子有可能是导致软故障的一个主要根源,它们所具有的能量一般非常低(约25meV)。这些低能量中子很容易被大量存在于BPSG(硼磷硅酸盐玻璃)电介质层当中的B10同位素所俘获。俘获中子将导致一个产生裂变的锂、一个α粒子和一根γ射线。热中子只在存在BPSG的情况下才是一项问题。所以热中子对SER的这一影响可以通过彻底放弃使用B10来抵消。表1为产生软误差根源的比较。

测量技术

测量器件对软误差的敏感度有多种方法。一种方法是加速测量,另一种方法涉及系统级测量。测试地点所处的地理位置对于最终获得的数据有着很大的影响。为了最大限度地减小不同公司之间的测量数据差异,并在不同的产品售主之间维持一个公共的基准点,业界采取的标准是让所有的售主公布其调整至纽约市/海平面这一地理位置的SER FIT率。

加速SER数据测量有两种方法:α粒子加速测试和宇宙射线加速测试。器件对α粒子的敏感性可通过在去封头芯片上布设一个钍或铀离子源,并测量某一特定时间内的总失调数以及推断Fit/Mbits的方法来测定。

上述的两种加速数据测量法是对FIT率的一个合理的近似,但往往夸大了实际的故障率。加速数据可被用作计算一个系统SER测量所需总时间的良好近似。

另一方面,系统SER测量需要在电路板上布设数以千计的器件,并对系统进行连续监控,以测量所产生的失调的总数。系统SER是α粒子和宇宙射线SER的累积,而且,该数据在很大程度上取决于系统所处的地理位置。消除一个系统中的α粒子-宇宙射线影响的良策之一是在把系统置于数米深的地下(此时宇宙射线的影响可以忽略)的情况下进行数据测量,并随后在高海拔上(此时α粒子的影响完全可以忽略不计)对系统实施监控。

系统软误差率测量成本相当昂贵,常常由存储器售主从技术(而不是器件)的层面上来进行,旨在缩减成本。

抑制SER

降低SER的方法分为几类,包括工艺变更(埋层、三层阱等)、电路强化(阻性反馈、在存储节点上设置较高的电容、较高的驱动电压等)、设计强化(冗余等)和系统级变更。

系统级对策

在系统级上,可根据读操作来进行误差检测和校正,并通过使SRAM的延迟(等待时间)略有增加的方法来抑制SRAM的SER上升。这样可对数据进行一位误差校正并报告多位误差。还可以借助系统和存储器架构设计来实现某些改进。存储器拓扑位图可以按照使一个实际的多位事件在一个字节中导致一个多位或一位误差的方式来构成。ECC在校正一位误差方面是非常有效的,但采用它同时也意味着芯片面积将至少增加20%。

器件工艺/封装级对策

从器件设计的角度来看,抑制SER并增强器件对SER的抵御能力的途径之一是增加存储单元中所存储的临界电荷量。人们注意到,PMOS门限电压可减少存储单元的恢复时间,这间接起到了提高SER抵御能力的作用。另外,在发生软误差期间所产生的电荷可利用埋入式结点(三层阱架构)来驱散,以增加远离放射性区的再结合。这将生成一个与NMOS耗尽层方向相反的电场,并强制电荷进入衬底。然而,这种三层阱架构只是在辐射发生于NMOS区域中的时候才能起到一定的补救作用。

[p] 结语

随着加工工艺尺寸的日益缩小,“软”误差对存储器件的影响已经从原先的“无关紧要”演变成为系统设计中需要加以认真考虑的重要事项。赛普拉斯等SRAM售主已经在工艺开发和产品设计当中采取了相应的对策,以求最大限度地降低器件对SER的敏感度,并由此将SRAM的应用范围扩展到远远小于90nm的工艺几何尺寸。凭借在系统设计和产品设计水平的正确对策,SRAM仍将是多代工艺中一种可行的存储器解决方案。



射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...

上一篇:系统设计师的数字电源研究
下一篇:生活小窍门之电池使用四要决

射频和天线工程师培训课程详情>>

  网站地图