• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > 电源技术 > 电源技术 > 使用功率开关提高效率

使用功率开关提高效率

录入:edatop.com    点击:
前言

通常,高频率运作的开关电源(SMPS)允许使用小型无源组件,而硬开关模式则会引起开关损耗增大,为了降低高开关频率下的开关损耗,业界开发了诸多软开关技术,其中负载谐振技术和零电压转换技术都获得广泛使用。

负载谐振技术利用电容和电感在整个开关期间的谐振特性,使得开关频率随着输入电压和负载电流而变化。开关频率的改变,如脉冲频率调制 (PFM) 给含有输入滤波器的SMPS 设计人员带来了困难。因为这里没有用于滤波的输出电感,所以输出整流二极管两端的钳制电压允许设计人员选择低额定电压二极管。然而,当负载电流增加时,输出电感的缺位给输出电容带来了负担,因而负载谐振技术不适用于具有高输出电流和低输出电压的应用。另一方面,零电压转换技术利用的是电路寄生成分仅在开关开启和关断转换瞬间才出现的谐振特性。这些技术的优势之一是利用了寄生组件如主变压器的漏电感和开关的输出电容,因而无需增添更多的外部组件来实现软开关。此外,这些技术使用具有固定开关频率的脉宽调制(PWM)技术,因而,这些技术相比负载谐振技术更易于理解、分析和设计。

由于非对称PWM半桥转换器具有简单配置和零电压开关(ZVS)特性,因此是使用零电压转换技术的最常见拓扑之一。不仅如此,相比负载谐振拓扑如LLC转换器,非对称PWM半桥转换器具有一个输出电感,其输出电流的纹波成分小得可以由一个适当的输出电容来处理。由于易于分析和设计,且具有一个输出电感,所以非对称PWM半桥转换器通常用于具有高输出电流和低输出电压的应用如PC电源和服务器电源。为了更好地处理输出电流,往往在次级端使用一个同步整流器,因为传导损耗可作为替代二极管损耗的电阻损耗。相比LLC转换器,实现用于非对称半桥转换器的同步整流器驱动器更为便利,此外,电流倍增器是增加主变压器在高输出电流下的利用率的常用方案。

本文描述带有电流倍增器和同步整流器的非对称PWM半桥转换器的普遍特性,并列举一个示例及某些实验结果,该示例使用针对非对称受控拓扑的功率开关。

带有电流倍增器和同步整流器的非对称PWM半桥转换器的优势

对于具有低输出电压和高输出电流的应用,广泛使用电流倍增器。图1所示为处于次级端带有电流倍增器的非对称PWM半桥转换器,次级线圈是单端配置而输出电感分为两个较小的电感。为了提高总体效率,使用具有低RDS(ON)的MOSFET构成的同步整流器 (Synchronous Rectifier, SR)。与传统的中心抽头式(center-tapped)配置相比,电流倍增器具有多项优势:首先,励磁电流的DC成分小于或等于中心抽头式配置的 DC 成分,因而变压器可以使用较小的磁芯。当每个输出电感承担负载电流的一半时,励磁电流与中心抽头式配置相似。如果输出电感承担的负载电流不均衡,励磁电流就会减少。其次,次级线圈电流的平方根值(root-mean-square, RMS)小于中心抽头式配置,这是因为几乎一半的负载电流流经各个输出电感。鉴于此,次级线圈的电流密度低,可以使用相同的磁芯和相同的线材规格。第三,其绕组本身较中心抽头式方案简单,尤其值得关注的是由于变压器线引脚数量的限制,可用于多输出应用。第四,可以更便利、有效地从输出电感获取SR的栅极信号,由于初级线圈匝数足够多而变压器次级线圈匝数只有少许,可从输出电感轻易获取适当的栅极电压,如10V和20V之间的电压。此外,单独的输出电感将会减轻更大磁芯的成本负担。鉴于上述数项优势,电流倍增器是高输出电流应用的最常用拓扑之一。

使用功率开关提高效率(硬件和射频网)
图1.使用电流倍增器的非对称PWM半桥转换器

[p]

建议的转换器运作原理

如图2所示,从供电模式2开始,由于S1开启,Vin-VCb施加到变压器的初级端,励磁电流im以斜率(Vin-VCb)/Lm.增加,由于SR2关断,LO1的电流斜率就由(Vin-VCb)/n减去输出电压决定。另一方面,LO2的电流以斜率–VO/LO2减小,这是流经SR1的续流(free-wheeling)。当两个输出电感分享负载电流时,SR1承担全部负载电流。变压器的次级绕组仅处理iLO1,因而iLO1/n是反射到变压器初级端的电流,它在励磁电流上叠加,构成初级电流ipri。在实际上,由于漏电感的现象,所以vT2较图2所示的数值稍低,但我们在这一章段中将忽略这一情况,从而简化分析。

使用功率开关提高效率(硬件和射频网)
图2.建议转换器的运作分析

当S1关断,则开始模式3,由于S2的输出电容被放电,故vT1也减小,最终,当S2输出电容电压等于VCb. 时,它变为零。同时,由于SR2的反向偏置电压消除,因此它的体二极管开启导通。然后,两个SR在这个模式中一起导通。S2的体二极管在S2的输出电容和S1的输出电容完全放电后导通,由于两个SR均导通,iLO1和iLO2均为续流,斜率分别为–VO/LO1和–VO/LO2, 而vT1和vT2均为零。由于VCb仅仅施加在漏电感上,它引起初级电流的极性快速变化。在S2的体二极管导通后S2开启, 从而实现S2的ZVS运作,这个模式的持续时间为

使用功率开关提高效率

……………………………………………(1)


模式4是另一个充电模式,在各个SR之间的换向结束时开始,在变压器初级端施加的电压为–VCb,因而励磁电流以斜率–VCb/Lm减少,iLO2的斜率为(VCb/n-VO)/LO2。其它的电感电流是通过SR2的续流。可从图2看出,由于异相(out-of-phase)作用,每个输出电感的大纹波电流得以消除。因而,相比中心抽头式或桥式整流配置,它可以在电流倍增器配置中使用两个较小的电感。

当S2关断,模式1作为另一个重建模式而开始,模式1的运作原理几乎与模式3相同,只有ZVS状况例外。在模式1中,当S1的输出电容电压等于Vin-VCb的瞬间,vT1成为零。在这个瞬间之前,输出电感LO2上的负载电流反射到变压器的初级端,有助于实现开关的ZVS运作。与此相反,存储在漏电感中的能量仅在这个瞬间之后对输出电容进行放电和充电。因而,S1的ZVS运作较S2更为稳固,因为通常Vin-VCb高于VCb,除此之外,可以与模式3相同的方式进行分析,模式1的延续时间为

使用功率开关提高效率

……………………………………………(2)


使用公式(1)和(2)详细计算输出电压

使用功率开关提高效率

……………………………………………(3)


VSR是SR处于充电模式时MOSFET两端的电压。

im的DC和纹波成分可从下式获得:

使用功率开关提高效率

……………………………………………(4)


使用功率开关提高效率

……………………………………………(5)


这里,ILO1和ILO2是输出电感电流的DC成分。

[p]

设计示例和实验结果

在本节中讨论一个设计示例,目标系统是输出电压为12V和输出负载电流为30A的PC电源,由于输入通常来自功率因数校正(PFC)电路,输入电压的范围并不宽泛,目标规范如下:

V标称输入电压:390 VDC

·输入电压范围:370 VDC~410 VDC

·输出电压:12 V

·输出电流:30 A

·开关频率:100 kHz

图3所示为参考设计的完整原理图,变压器的电气特性如表1所示。

使用功率开关提高效率(硬件和射频网)
图3.360W PC电源的设计示例(12 V,30 A)

表I.所设计变压器的电气特性

使用功率开关提高效率(硬件和射频网)

图4和图5所示为转换器在标称输入和全负载情况下的实验波形。S1的栅极信号,主变压器的初级端和次级端的电压和初级端电流如图4所示。请留意这些波形与理论分析很好地吻合,包括ZVS运作。输出电感电流和SR的电流如图5所示,由于占空比和寄生组件,输出电感电流是不均衡的,这意味着平均励磁电流小于中心抽头式配置(注1)。

使用功率开关提高效率(硬件和射频网)
图4.实验结果I

使用功率开关提高效率(硬件和射频网)
图5.实验结果II

图6所示为不同负载情况下的ZVS运作,显示了低侧开关的漏极电压和栅极信号,转换器在负载低至30%的情况下仍表现为ZVS运作。

使用功率开关提高效率(硬件和射频网)
图6.ZVS运作验证;(a)30% 负载;(b)20%负载状况

转换器的效率如图7所示,在额定负载为20%、50%和100%的情况下测得的效率分别为93.7%、94.6%和93.1%,这显示了边际性能,因而使用设计优良的PFC和DC-DC级能够达到85 PLUS规范要求。

使用功率开关提高效率(硬件和射频网)
图7.测得的效率

参考资源

[注1] Hong Mao, Songquan Deng, Yangyang wen, and Issa Batarseh, “Unified steady-state model and DC analysis of half-bridge DC-DC converters with current doubler rectifier,” APEC '04. Nineteenth Annual IEEE, Vol. 2, 2004, pp. 786-791

[注2] Yu-Chieh Hung, Fu-San Shyu, Chih Jung Lin, and Yen-Shin Lai, “Design and implementation of symmetrical half-bridge DC-DC converter”, The Fifth International Conference on PEDS 2003. Vol. 1, Nov. 2003 pp. 338-342

[注3] Panov, Y. and Jovanovic, M.M., “Design and performance evaluation of low-voltage/high-current DC/DC on-board modules,” IEEE Transactions on Power Electronics, Vol. 16, Issue 1, Jan. 2001 pp. 26-33

供稿:飞兆半导体

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...

上一篇:离线型LED驱动器参考设计优化版,轻松符合“能源之星”固态照明标准
下一篇:1~5WLED驱动器GreenPoint参考设计,可替代MR16 LED

射频和天线工程师培训课程详情>>

  网站地图