- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
音频处理器在FM广播上的发射和应用
在FM广播中,由于信号中各频段的功率分配不同,与语言类节目相比音乐节目的电平变化大。电平小时信噪比差,电平大时容易造成失真。因此,音频处理器的应用,将极大的改善节目中各频段电平的分配,提高信号的平均调制度,改善收听效果,提高等响度,下面以音万里225型音频处理器为例,谈谈音频处理在FM广播中的调试与应用问题。
一.音频处理器的调试
音万里225型音频处理器核心是自动增益控制(A.G.C)电路,由于该处理器采用了脉冲宽度调制(PWM)的前馈技术,所以使处理器的作用更加平滑,柔和。在处理输入动态范围的控制总量,也比传统的负反馈技术大的多。也就是说在聆听者几乎没有察出畸变的条件下,就完成了对输入动态范围的控制,对于该处理器的其它特点本文不再赘述,下面谈谈在应用中的调试。
1.输入增益设定
步骤1把500Hz正弦波测信号经过调音台或其它设备直接馈送到本机的左声道输入。
步骤2精确地调节测试信号电平,此值应比通常的"0"节目基准电平大1.5dB。
A.如果调音台表头指示OVU时的输入电平实际值为+8dBm,那么送入左声道的信号应为+9.5dBm,如果OVU对应值为+4dBm,那么送入左声道应为+5.5dBm。
B.如果采用峰值电平表,则要比"测量"电平高1.5dBm。
步骤3调节本机"左输入增益"旋钮直至慢速A.G.C.增益指示灯0dB和-3dB两个指示灯同时点亮。
这一步操作必须非常地缓慢,因为慢速A.G.C.的校正响应非常之慢。
步骤4将测试信号从左声道移到右声道,重复步骤2和3。
步骤5减小500Hz测试信号到正常值(OVU),此时慢速A.G.C.0dB指示灯应该保持亮,输入左声道只有左灯亮,输入右声道只有右灯亮。
2.输入电平调节
这个处理过程非常容易,使用电台专用的调制度表,和来自调音台的500Hz正弦波测试信号,再有输出电平的调节可以达到已知的100%调制度时,所需的线路输出电平。
步骤1用一个来自音频调音台500HzOVU正弦波测试信号,送到255型左输入通道,如果输入增益调整合适的话,那么慢速A.G.C的0dB指示灯亮。
步骤2增加255型三频段驱动器旋钮,直至中频段动态增益衰减的10dB指示等亮
步骤3调节"左"声道输出电平旋钮,用调制度表监示,使它的调制度为100%,或调至达到100%调制度相对应的线路输出电平。
步骤4将500Hz测试信号从左声道移至右声道,在相同的电平下,无论慢速A.G.C.的增益LED还是中频动态增益衰减的LED与左声道都不应该有任何差异。
步骤5调节右声道的输出旋钮,二种方法都可以,一是使发射机的调制度表为100%调制,或者读出与100%调制度相对应的线路输出电平。
步骤6同时驱动左声道和右声道二路的动态增益衰减指示灯依旧保持在10dB灯亮,发射机调制度还是100%
3.处理器改善音质7个旋钮的设定
这7个旋钮分别对音频处理器控制音质进行调节以改善处理节目的音频信号质量,通常是放置在中间位置,顺时针调整都是使声音更家夸张方向,逆时针调整都是低沉的倾向。所以一般不需调整。
二.音频处理器应用中的问题
1.线路输出及接线
FM广播中处理器的应用,一般接在播出调音台之后,该音频处理的线路输出,在后面扳的接线架上,输出为电子平衡式,以平衡方式驱动立体声设备(发射机),线路输出端上的"+"和"-"是为了节目地同相而设定的,当与输入端同相方法连接时,节目信号的输出与输入同相。如果后继设备为单端接它的不平衡输入,应该只接"+"和"GND"(地),不要将"-"与地相接,以免造成损坏。
2.预加重要问题"
在广播节目信号功率里,绝大多数情况下,高段音频分配到的是少数,以人声为例,如果odBr代表1μw时,2.7KHz,比1000KHz低13dB左右。乐器中所有高段音频成分都比1KHz低落许多dB正是由于绝大多少广播节目信号中,高音频比中频的电平低,调频的调制信号才采用预加重技术,而实际播出中尽管采用了高频预加重,在幅度上完全保持原来对中频的比例,从而使收听者经过去加重电路而感到低频有震撼感,中频宏大而高音亮丽。FM广播中音频处理器中的预加重是否应用,应看发射机中激励器里(意大利RVR),是否有预加重的应用情况而定,一般情况应在发射机中采用预加重,注意不能在音频处理和发射机中上同时用预加重,预加重曲线的转折点在225型音频处理器中,有50μs(欧标),75μs(美标)及"0"等三种模式,如果在发射机中采用了50μs预加重,则225型音频处理器中应选"0"模式(我过采用了50μs预加重)。
以上是对225型音频处理器应用的一些体会。
射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...
天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...
上一篇:FED矩阵扫描功率放大电路的研究与设计
下一篇:I2C
总线接口逻辑分析