- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
一个关于DSPC6XXX-2*DDR2的PCB设计指示
录入:edatop.com 点击:
一个关于DSPC6XXX-2*DDR2的PCB设计指示
(DDR2部分)
线长指定
从DSP连接到DDR2SDRAM的的时钟线
DSP_CKP0DSP_CKN0
DSP_CKP1DSP_CKN1
等长配线(线长差10mil以内)
VIA最大5个
阻抗100Ω差动,要地保护
DSP_BA「2:0」
DSP_MA「12:0」
DSP_nCE,DSP_nCAS,DSP_nRAS,DSP_nWE,DSP_nCKE
与上述时钟线的线长差在100mil以内
VIA最大5个
阻抗50Ω
DSP_DQSP0DSP_DQSN0
DSP_DQSP1DSP_DQSN1
DSP_DQSP2DSP_DQSN2
DSP_DQSP3DSP_DQSN3
等长配线,线长差10mil
VIA最大5个
阻抗100Ω差动
DSP_MD[15:0]
DSP_MD[31:16]
与上述DSP_DQSP0/DQSN0DSP_DQSP1/DQSN1线长差50mil以内
VIA最大5个
阻抗50Ω
DSP0_DQM0,DSP0_DQM1,DSP0_DQM2,DSP0_DQM3
与上述DSP_DQSP0/DQSN0DSP_DQSP1/DQSN1线长差50mil以内
VIA最大5个
阻抗50Ω
延时测定回路,RCV0,RCV1
从DSP引至DDR2处,再引回DSP
RCV0,RCV1最长5.6英寸,
RCV0的线长:DSP_CKP0/CKN0与DSP_DQSP0/DQSN0DSP_DQSP1/DQSN1的平均值,误差100mil以内
RCV1的线长:DSP_CKP1/CKN1与DSP_DQSP2/DQSN2DSP_DQSP3/DQSN3的平均值,误差100mil以内
VIA最大7个
阻抗50Ω
在可能时,在bus线中间插人地线,
(DDR2部分)
线长指定
从DSP连接到DDR2SDRAM的的时钟线
DSP_CKP0DSP_CKN0
DSP_CKP1DSP_CKN1
等长配线(线长差10mil以内)
VIA最大5个
阻抗100Ω差动,要地保护
DSP_BA「2:0」
DSP_MA「12:0」
DSP_nCE,DSP_nCAS,DSP_nRAS,DSP_nWE,DSP_nCKE
与上述时钟线的线长差在100mil以内
VIA最大5个
阻抗50Ω
DSP_DQSP0DSP_DQSN0
DSP_DQSP1DSP_DQSN1
DSP_DQSP2DSP_DQSN2
DSP_DQSP3DSP_DQSN3
等长配线,线长差10mil
VIA最大5个
阻抗100Ω差动
DSP_MD[15:0]
DSP_MD[31:16]
与上述DSP_DQSP0/DQSN0DSP_DQSP1/DQSN1线长差50mil以内
VIA最大5个
阻抗50Ω
DSP0_DQM0,DSP0_DQM1,DSP0_DQM2,DSP0_DQM3
与上述DSP_DQSP0/DQSN0DSP_DQSP1/DQSN1线长差50mil以内
VIA最大5个
阻抗50Ω
延时测定回路,RCV0,RCV1
从DSP引至DDR2处,再引回DSP
RCV0,RCV1最长5.6英寸,
RCV0的线长:DSP_CKP0/CKN0与DSP_DQSP0/DQSN0DSP_DQSP1/DQSN1的平均值,误差100mil以内
RCV1的线长:DSP_CKP1/CKN1与DSP_DQSP2/DQSN2DSP_DQSP3/DQSN3的平均值,误差100mil以内
VIA最大7个
阻抗50Ω
在可能时,在bus线中间插人地线,
基本正确
过孔限制太宽,单条网络VIA最大不超过4个
印象中看过一个datasheet 最多是3个via
地保护?什么意思,是包地么?
射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...
天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...
上一篇:层和层之间切
下一篇:先走 电源线还是走信号线
射频和天线工程师培训课程详情>>