- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
SDRAM时钟频率过高会不会损坏芯片
录入:edatop.com 点击:
在嵌入式系统中用了一个上HY的SDRAM,-7T,标称最高频率为143MHZ,
但实际在调试中,控制器输出的SDRAM时钟为160M以上,有次调试时甚至超过了200M,
调试中一直都不正常,现在有一问题是,加了这么高的时钟频率,会不会损坏了SDRAM芯片
但实际在调试中,控制器输出的SDRAM时钟为160M以上,有次调试时甚至超过了200M,
调试中一直都不正常,现在有一问题是,加了这么高的时钟频率,会不会损坏了SDRAM芯片
同样困惑中 帮你先顶起来 等待高手解答
修改CPU的SDRAM控制器设置寄存器,使得输出频率<SDRAM的最高频率!
这个还是要具体的看实际的设计。标称为143Mhz,可能是一个实际测试的结果。在更高的频率下可以工作,但是不能完成所有预定的功能要求,这个就要看实际上是哪些指标不过。如果是稳定性,在最快速度读写时,出错的几率超过预期,可能不会损害芯片。或者是使用寿命,平均无故障时间等指标,这些可能短期使用不会损害芯片。如果是功耗和温度方面,就有可能导致芯片损坏。
具体还是要看实际情况,厂家的标称的含义是在此标称下承诺datasheet中的所有功能。
坏不会坏,不过小心频繁down机
射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...
天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...
上一篇:各位PCB制造的问题
下一篇:大家谁有PADS2005的设计的实例
射频和天线工程师培训课程详情>>